Устройство для диагностики систем автоматического управления
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1339503
Автор: Лынов
Текст
(50 4 С 05 В 23/02 ОПИСАНИЕ ИЗОБРЕТЕНИЯН А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРпО делАм изОБРетений и ОткРытий(56) Авторское свидетельство СССР В 771620, кл. С 05 В 23/02, 1978.Авторское свидетельство СССР 9 840817, кл. С 05 В 23/02, 1979. (54) УСТРОЙСТВО ДЛЯ ДИАГНОСТИКИ СИСТЕМ АВТОМАТИЧЕСКОГО УПРАВЛЕНИЯ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля и диагностики систем автоматической обработки информации и управления. Цель изобретения - повышение достоверности результатов диагностирования, Устройство содержит преобразователь кода, блок индикации, формирователь тестов, реле времени, ключ, управляемый дешифратор, первый ЯО 1339503 А 1 и второй формирователи импульсов,первый, второй и третий элементыИЛИ, группы элементов памяти и элементов И, элемент И, двоичный счетчик и демультиплексор, Блок индикации содержит группу 2 индикаторов,индикаторы контроля 24, исправности26 и отказа 25, первый 19, второй20 и третий 21 элементы И, первой22 и второй 23 элементы НЕ, первый28 и второй 13 элементы памяти. Управляемый дешифратор состоит изблока 8 задания эталонных значенийи схемы 9 совпадения. Устройствопозволяет записывать комбинациикак исправности, так и отказов,обеспечивает невозможность пропускацикла контроля при ложном срабатывании дешифратора и снижает вероятность записи ложной информации порезультатам диагностирования, 2 з.п,Ф-лы, 1 ил,1 133Изобретение относится к автоматике и вычислительной технике и может бь 1 ть использовано для контроля систем обработки информации,Цель изобретения - повышение достоверности результатов диагностирования.На чертеже представлена Функциональная схема устройства.Устройство содержит преобразователь 1 кода, группу индикаторов 2,блок 3 индикации, формирователь 4тестов, реле 5 времени, ключ 6,управляющий дешифратор 7, состоящийиз блока 8 задания эталонных значений и схемъ 1 9 совпадения, и имеющий информационные входы 10 управляющий вход 11 и выходы 12, второй элемент 13 памяти, первый Формирователь14 импульса, первый 15 и второй 16элементы ИЛИ, группы элементов 17памяти и элементов И 18 (количествокоторых равно числу контролируемыхразрядов, умноженных на общее числотестовых комбинаций), Первый 19, второй 20 и третий 21 элементы И, первый 22 и второй 23 элементы НЕ, индикатор 24 контроля, индикатор 25отказа, индикатор 26 исправности,распределитель 27, первый элемент 28памяти, элемент И 29, второй формирователь 30 импульса, двоичный счетчик 31, демультиплексор 32, третийэлемент ИЛИ 33, Кроме того, на чертеже показана контролируемая система34 и вход 35 устройства.Устройство работает следующим образом,При поступлении импульсного сигнала положительной попярности на вход 35 через замкнутый ключ 6, элемент 28 памяти и элемент И 20 включается индикатор 24 контроля, сигнали. зирующий о том, что контроль системы начался. Этим же сигналом (отрицательным перепадом) через элемент ИЛИ 15 запускается распределитель 27, который выдает сигнал на формиро- . ватель 4 тестов, Последний выдает первую тестовую комбинацию для контроля системы 34. Сигналом с. распределителя 27 через элемент ИЛИ 16 и Формирователь 14 импульса запускается реле 5 времени и подготавливается управляющий дешифратор к анализу комбинации, поступающей на входы 10 из системы 34 через преобразователь 19503 2 кода, Этим же импульсом, поступающимна счетный вход двоичного счетчика 31, на выходах счетчика 31 устанавливается адрес, соответствующийпервому циклу проверки. В случае исправной работы системы 34 комбинацииходных сигналов совпадает с эталонной, задаваемой блоком 8 задания эталонных значений. При этом на выходах 12 схемы совпадения устанавливаются состояния логического нуляРеле 5 времени задает задержку, которая больше времени установленияна выходах 10 ответной комбинациипосле задания тестового воздействия. 51015 Одновременно в случае неисправности системы 34 на выходе третьего Задержка, задаваемая реле 5, превышает максимальное значение времени установления ответной реакциина выходах объекта диагностики длялюбого из задаваемых тестов (в случае если вследствие неисправностиобъекта диагностики задержка отработки теста все же больше времени срабатывания реле 5, то информация навыходе объекта не совпадает с эталонной и в элементы памяти запишетсясообщение об отказе, что несколькоснижает качество диагностики). Послеустановления ответной комбинациисрабатывает реле 5 времени и положительным перепадом импульса запускаетвторой формирователь 30 импульса.Положительным перепадом импульсаэтого формирователя, поступающим35через информационный вход демультиплексора на управляющие входы элементов 17 памяти первого цикла контроля, кодовая комбинация, установлен 40ная на выходах 12 управляющего дешифратора, записывается в эти элементы памяти,В случае неисправности системы 34информация, поступающая через преобразователь 1 кода на информационные45входы управляющего дешифратора 7,не соответствует эталонной, и натех выходах 12 управляющего дешифратора 7, по которым произошло несовпадение, появляется состояние логической единицы, Получаемый такимобразом набор нулей и единиц записывается импульсом второго формирователя 30 в элементы 17 памяти (в случае исправности системы 34 в элементы 17 памяти записываются тольконули).з 13элемента ИЛИ 33 устанавливается состояние логической единицы, котороеимпульсом второго формирователя 30через элементы И 29 и 21 записывается в элемент 13 памяти и приводитк включению индикатора 25 отказа.Отрицательным перепадом этого жеимпульса через первый элемент ИЛИ 15,распределитель 27 и формирователь 4тестов задается следующая тестоваякомбинация, соответствующая второмуциклу проверки,Работа устройства во втором ипоследующих циклах аналогична первому циклу, При этом блок заданияэталонных значений формирует новуюэталонную комбинацию, соответствующую следующему циклу проверки, двоичный счетчик задает следующий адресдля демультиплексора , которыйподключает выход второго формирователя импульса к управляющим входамэлементов 17 памяти, соответствующимданному циклу проверки. После окончания всех циклов проверки сигналомс последнего выхода распределителя 27через элементы И 18 включаются индикаторы 2 тех разрядов, по которымпроизошел отказ, При этом выключается индикатор 24 контроля. Индикатор25 отказа включается при появлениипервой неисправности, В случае исправности работы системы 34 послеокончания циклов контроля включаетсяиндикатор 26 исправности, при этомвсе индикаторы 2 выключены.Формула изобретения1, Устройство для диагностики систем автоматического управления, содержащее ключ, первый и второй элементы ИЛИ, распределитель, первый формирователь импульса, формирователь тестов, реле времени, блок индикации, преобразователь кодов, управляющий дешифратор, группу элементов памяти и группу первых эле-, ментов И, выходы которых связаны с группой первых входов блока индикации, первый вход каждого из пер- . вых элементов И соединены с выходом одного из элементов памяти, а вторые входы первых элементов И подключены к первому выходу распределителя, связанному также с вторым входом блока индикации, третий вход которого соединен с выходом ключа, подключен 39503 5 10 15 20 25 30 35 40 45 50 55 ным к первому входу первого элементаИ, информационный и управляющий входыключа являются входами устройства,выход первого элемента ИЛИ связанс входом распределителя, группавторых выходов которого соединена свходами формирователя тестов и второго элемента ИЛИ, выход первогоформирователя импульса связан с входом реле времени, выходы формирователя тестов являются выходами устройства для подключения объекта диагностики, выход второго элемента ИЛИсвязан с входом первого формирователя импульса и с управляющим входомдешифратора, информационные входыкоторого соединены с выходами преобразователя кода, а выходы - с информационными входами элементовпамяти, входы преобразователя кодовявляются входами устройства длясвязи с объектом диагностики, о т -л и ч а ю щ е е с я тем, что, сцелью повышения достоверности результатов диагностирования, в неговключены второй формирователь импульса, второй элемент И, третий эледент ИЛИ, двоичный счетчик и демультиплексор, выходы которого связаныс адресными входами элементов памяти,управляющие входы - с выходами двоичного счетчика, а информационный входтак же, как и первый вход второгоэлемента И и второй вход первого элемента ИЛИ, соединен с выходом второгоформирователя импульса, подключенноговходом к выходу реле времени, входытретьего элемента ИЛИ связаны с выходами управляющего дешифратора, авыход соединен с вторым входом второго элемента И, подключенного выходом к четвертому входу блока индикации, выход второго элемента ИЛИсвязан со счетным входом двоичногосчетчика, вход сброса которого соединен с выходом ключа,2, Устройство по и. 1, о т л и -ч а ю щ е е с я тем, что блок индикации содержит группу индикаторов,индикаторы исправности, контроля иотказа, первый, второй и третий элементы И, первый и второй элементыпамяти, первый и второй элементы НЕ,выходы которых подключены соответственно к первым входам первого ивторого элементов И, вторые входыкоторых и первый вход третьего элемента И соединены с выходом первого1339503 Составитель В. ВоронковТехред М.Ходанич Корректор М. Демчик Редактор В, Петраш Заказ 4218/36 Тираж 863 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб д, 4/5Подписное Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4 элемента памяти, вход которого является третьим входом блока, второйвход третьего элемента И являетсячетвертым входом блока, а вход второго элемента НЕ и третий вход первого элемента И объединены и являютсявторым входом блока, выход второгоэлемента памяти подключен к входаминдикатора отказа и первого элемента НЕ, входы индикаторов исправностии контроля соединены соответственнос выходами первого и второго элементов И, входы группы индикации являются группой первых входов блока. 3Устройство ПО и 1 0 т л ич а ю щ е е с я тем, что управляющий дешифратор содержит блок заданияэталонных значений и схему совпадения, группа первых входов которойсоединена с выходами блока заданияэталонных значений, вход которогоявляется управляющим входом дешифратора, группа вторых входовсхемы совпадения является информационными входами дешифратора, авыходы схемы совпадения служатв качестве выходов дешифратора.
СмотретьЗаявка
4020038, 06.02.1986
ПРЕДПРИЯТИЕ ПЯ А-3132
ЛЫНОВ АЛЕКСАНДР ЛЕОНИДОВИЧ
МПК / Метки
МПК: G05B 23/02
Метки: диагностики, систем
Опубликовано: 23.09.1987
Код ссылки
<a href="https://patents.su/4-1339503-ustrojjstvo-dlya-diagnostiki-sistem-avtomaticheskogo-upravleniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для диагностики систем автоматического управления</a>
Предыдущий патент: Устройство для контроля параметров
Следующий патент: Устройство для управления доильным аппаратом
Случайный патент: Устройство контроля качества деталей