Устройство формирования блоков информации с префиксным синхросигналом
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1256227
Авторы: Тарнопольский, Хорунжий
Текст
(50 4 Н 04 1. ГОС ПОД Е ИЗОБРЕТЕНИЯ МУ СВИДЕТЕЛЬСТВУ АВТОР ВЕННЫЙ КОМИТЕТ СССИЗОБРЕТЕНИЙ И ОТКРЫТ(56) Агйощ Ацго. СЬодсе оГ Ргейсх 1 п .зе 1 Е - зупегоп 1 гпс Содез, 1 ЕЕЕ 1 гапзасСдопз оп Сопщяп 3.салопа, ч. сов, - 20, арг 11 1972, Р 2 р,253,Исследование архитектуры и разработка комплекса технических средств для создания сети ЭВМ с коммутацией пакетов. Отчет о НИР, ч. ТЕ, РН. Ц. 088.071.12 В Гос. регистрации 0182. 8049885, инв. В 0283, 0024945, Киев: НПО "Горсистемотехника", 1982(54)(57) УСТРОЙСТВО ФОРМИРОВАНИЯ БЛОКОВ ИНФОРМАЦИИ С ПРЕФИКСНЬМ СИНХРОСИГНАЛОМ(57) Изобретение относится к передаче дискретных сообщений и магнитной записи цифровой информации,гдетребуется надежная цикловая синхронизация с малым временем вхожденияв синхронизм. Упрощается устройствопутем исключения отдельных блоковдля формирования префикса и формирования блока данных. Устройство содержит блок 1 данных, блок 2 обнаружения префикса, блок 3 управления, формирователь 4 задержанныхтактовых импульсов, элемент И 5.Блок 2 содержит регистр 6 и дешифратор 7. Блок 3 содержит счетчик,триггер, два элемента И, элемент ИЛИ,блок начальной установки, генератортактовых импульсов, На выходе устройства формируется последовательность блока информации, каждый иэкоторых начинается с комбинации префикса, а информац. часть не содер-.жит комбинаций вида префикса. 1 з.цИзобретение относится к передачедискретных сообщений и магнитной записи цифровой информации, где требуется надежная цикловая синхронизация с малым временем вхожденияв синхронизм,Цель изобретения - упрощениеустройства путем исключения отдель-.ных блоков для формирования префикса и формирования блока данных.На фиг. представлена структурная электрическая схема устройстваформирования блоков информации спрефиксным синхросигналом,на Фиг.2 -диаграммы работы устройства, нафиг.3 - структурная электрическаясхема блока управления.Устройство формирования блоковинформации с префиксным синхросигналом содержит блок 1 данных, блок2 обнаружения префикса, бпок 3 управления, формирователь 4 задержанных тактовых импульсов, элемент И 5,при этом блок 2 обнаружения префикса содержит регистр 6 и дешифратор7, а блок 3 управления содержитсчетчик 8, триггер 9, первый и второй элементыИ 10 и 11,элемент ИЛИ 12,блок 13 начальной установки, генератор 14 тактовых импульсовУстройство формирования блоковинформации с префиксным синхросигналом работает следующим образом.В начале цикла из блока 3 управ-,ления цикловой импульс (фиг,2 а)поступает на установочные входы всехь триггеров регистра 6. В зависимости от типа входа ( 5 или Д ), на который подается цикловой импульс,триггер устанавливается в единичноеили нулевое состояние, и таким образом в регистре 6 записываетсяь- разряднаякодовая комбинация префикса. Например, для Формированияпрефикса вида 11 ,.10 цикловый импульс подается на о -входы первых3 -1 триггеров регистра 6, а такжена 1 -вход последнего 3 -го тригге. ра. Дешифратор 7, настроенный напервые-2 символа комбинации префикса, при этом не срабатывает,поскольку он подключен к младшимК=ь -2 разрядам регистра 6, В нашемпримере дешифратор 7 настроен накомбинацию 11.,1, а на него будетподана К в разрядн комбинация10, Через интервал времени Т после начала цикла из блока 3 управле 51 О ния поступает последовательностьтактовых импульсов (фиг.2 о)Она по,цается в регистр 6 и, продвигаяпо регистру 6 комбинацию префикса,последовательно вьщает ее на выходустройства (фиг.2 е). Одновременночерез формирователь 4 задержанныхтактовых импульсов последовательность тактовых импульсов ТИ (фиг.2 о)поступает в регистр блока 1 данных,где к этому моменту с помощью циклового импульса, поданного ;з блока 3 управления, сформирована кодовая комбинация данных. Эта комбинация продвигается по регистру блока 1 данных и последовательно через элемент И 5 (фиг.2)поступает в регистр 6. Далее онапродвигается по регистру 6 вследза префиксом и через ь тактов выдается на выход устройства (фиг.2 е),Дешифратор 7 непрерывно контролирует последовательность символовданных, и когда в ней появится комбинация, совпадающая с первыми ь -2разрядами префикса, он выдает сигнал (фиг,2), Этот сигнал поступаетна вход формирователя 4 задержанныхтактовых импульсов и запрещает прохождение очередного тактового импульса в регистр блока 1 данных(фиг.23), что прерывает выдачу данных в регистр 6. Вместо очередногосимвола данных в регистр 6 записывается разделительный (нулевой) символ с выхода элемента И 5 (фиг.2),который закрывается сигналом дешифратора 7 (фиг22), Черезтактовэтот разделительный символ появится на выходе устройства (фиг,2 е)вслед за-2 символами данных,совпадающими с первыми-2 символамипрефикса, что обеспечивает требуемоепреобразование информационной части блока. Формирование очередногоблока информации начинается по цикловому импульсу, который выдаетсяв блок 1 данных и регистр 6 из бло О ка 3 управления после того, как будет полностью вьдан на выход устройства- разрядный префикс ие -разрядная комбинация данных, включающая разделительные символы. Момент 55 формирования циклового импульса определяется счетчиком 8 в блоке 3 управления, который считает тактовыеимпульсы ТИ (фиг.23), выдающие12 Т Т ( У Т Т Т Т ПреВикс Ю комбинацию данных в регистр 6 и далее на выход устройства.Таким образом, на выходе устройства будет сформирована последовательность блоков информации, каждый из которых начинается с комбинации префикса, а информационная часть не содержит комбинаций вида префикса,Формула изобретения 1, Устройство формирования блоков информации с префиксным синхросигналом, содержащее блок данных, блок обнаружения префикса, блок управления, формирователь задержанных тактовых импульсов и элемент И, при этом цикловый вход и вход задержанных тактовых импульсов источника данных соединены соответственно с цикловым выходом блока управления и выходом формирователя задержанных тактовых импульсов, выход источника данных подключен к первому входу элемента И, второй вход которого соединен с первым входом формирователя задержанных тактовых импульсов и выходом блока обнаружения префикса, тактовый выход блока управления подключен к второму входу формирователя задержанных тактовых импульсов и тактовому вхо 56227 4ду блока обнаружения префикса, входблока управления соединен с входомзадержанных тактовых импульсов источника данных, о т л и ч а ю щ ее с я тем, что, с целью упрощенияустройства путем исключения отдельных блоков для формирования префикса и формирования блока данных, внем цикловый выход блока управления 10 и выход элемента И подключены соответственно к цикловому и информационному входам блока обнаруженияпрефикса, при этом блок обнаруженияпрефикса содержит регистр, уста новочные входы которого являютсяцикловым входом блока обнаруженияпрефикса,и дешифратор, входы которого соединены с выходами К-последнихмладших разрядов регистра, выход ко торого является выходом устройства,а выход дешифратора является выходом блока обнаружения префикса.2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что формирова тель задержанных тактовых импульсов содержит элемент совпадения, выход которого является выходом формирователя задержанных тактовых импульсов, первый и второй входы эле.З 0 мента совпадения являются соответственно первым и вторым входами формирователя задержанных тактовых импульсов.1256227 оставитель Н. Леехред И.Попович я нская Корректор В. Синицкая едактор В. Иванова Подписноитета СССР аказ 4837/5 Тираж 6 ВНИИПИ Государс по делам изо 13035 у Москва, Жвен ого ний ет 5 ю открытииая наб., д. 4/5 ауш изводственно-полиграфическое предприятие, г. Ужгород, ул. Проектная,4
СмотретьЗаявка
3739315, 04.05.1984
ПРЕДПРИЯТИЕ ПЯ А-1221
ХОРУНЖИЙ АЛЕКСАНДР ИВАНОВИЧ, ТАРНОПОЛЬСКИЙ ИГОРЬ ЛЬВОВИЧ
МПК / Метки
МПК: H04L 7/08
Метки: блоков, информации, префиксным, синхросигналом, формирования
Опубликовано: 07.09.1986
Код ссылки
<a href="https://patents.su/4-1256227-ustrojjstvo-formirovaniya-blokov-informacii-s-prefiksnym-sinkhrosignalom.html" target="_blank" rel="follow" title="База патентов СССР">Устройство формирования блоков информации с префиксным синхросигналом</a>
Предыдущий патент: Устройство фазовой синхронизации
Следующий патент: Устройство для обнаружения ошибок по элементам двоичного сигнала
Случайный патент: Импульсная передача б. и. явича