Декодирующее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 125134 4 1. 17/30, Н 03 М 13/О ВЕННЪ 1 Й НОМИТ ИЗОБРЕТЕНИЙ И СССРНРЪ 1 ТИИ ГОСУД АРСПО ДЕЛ ОПИСАНИЕ ИЗОБРЕТЕН ВИДЕТЕПЬСТВУ А ЭТОРСКОМ а электро- Ульянова(71) Ленинградский ордена Ленинтехнический институт им. В, И.(56) Авторское свидетельство СССР702539, кл. Н 04 1. 3/02, 03.04.78. 4) ДЕКОДИРУЮЩЕЕ УСТРОЯСТВО7) Изобретение является дополнительнымавторскому свидетельству702539 и при применении в цифровых системах передачи информации позволяет повысить помехоустойчивость декодирования. Устройство содержит генератор 1 сдвигающих импульсов, делитель 2 частоты, три регистра 3, 4, 5 сдвига, три сумматора 6, 7, 8 по модулю два, два мажоритарных элемента 9, 10, первый элемент 11 И, три блока 12, 13, 14 элементов И и первый счетчик 15. Благодаря введению четвертого регистра 16 сдвига, второго счетчика 17, сумматора 18, порогового блока 19 и трех элементов 20, 21, 22 И появляется возможность исправлять ошибки за счет дробления и искажения краев сигнальных импульсов и появления импульсов на месте сигнальных пауз. 3 ил.Изобретение относится к вычислительной технике, может использоваться в системах передачи цифровых данных и является усовершенствованием устройства по авт. св. Хо 702539.Цель изобретения - повышение помехо 5 устойчивости декодирования.На фиг. 1 приведена функциональная схема декодирующего устройства; на фиг. 2, 3функционирование устройства при наличии помехи для кода (7, 4). 0Декодирующее устройство содержит генератор 1 двигающих импульсов, делитель 2 частоты, первый - -третий регистры 3 - -5 сдвига, первый- - третий сумматоры 6 - 3 по модулю два, первый и второй мажоритарные элементы 9, 1 О, первый элемент И 11, пер 5 вый третий блоки 12 - 14 элементов И и первый счетчик 15, а также четвертый регистр 16 сдвига, второй счетчик 7, сумматор 18, пороговый блок 19, второй в четвертый элементы И 20 - 22. Первый вход пер вого сумматора 6 по модулю два является входом устройства, второй вход подключен к выходу первого регистра 3 сдвига, информационный вход которого соединен с выходом первого сумматора 6 по модулю два, а вход сдвига соединен с выходом генератора 1 подключенный также к входу сдвига третьего регистра 5 сдвига и входу делителя 2 частоты. Выходы разрядов первого 3 и второго 4 регистров сдвига подключены к первым входам соответствующих блоков 2 и 13 элементов И, вторые входы которых обьединены и подключены к первому выходу первого счетчика 15. Выходы блоков 12 и 13 подключены к соответствующим входам второго сумматора 7 по модулю два, выходыкоторого вместе с последними выходами бло ков 12 и 13 соединены с входами первого мажоритарного элемента 9, выход последнего подключен к информационному входу второго регистра 5 сдвига и первому входу первого элемента И 11, второй вход которого подключен к первому выходу первого счетчика 15. Выходы разрядов третьего регистра 5 сдвига соединены с первыми входами третьего блока 4 элементов И, вторые входы которого объединены с входом сдвига второго регистра 4 сдвига и входом перво го счетчика 15 и подключены к первому выходу делителя 2 частоты, выходы третьего блока 14 элементов И соединены с входами второго мажоритарного элемента 1 О, выход которого подключен к первому входу третьего сумматора 8 по модулю два, выход ко торого соединен с информационным входом второго регистра 4 сдвига, выход которого подключен к второму входу третьего суммат ра 8 по модулю два. Кроме того, входы второго мажоритарного элемента 10 обьединены с входами сумматора 8, выход которого подключен к входу порогового блока 19, выход которого соединен с первым входом второго элемента И 20, выход которого объединен с выходом второго мажоритарного элемента 1 О. Второй вход второго и первый вход третьего элементов И 20, 21 объединены с входом сдвига четвертого регистра 16 сдвига и подключены к второму выходу делителя 2 частоты, первый выход которого соединен с вторым входом третьего элемента И 21. Выход последнего подключен к входу второго счетчика 17, выход которого соединен с первым входом четвертого элемента И 22, выход которого является выходом устройства, второй и третий входы элемента И 22 подключены соответственно к второму выходу первого счетчика 15 и первому выходу четвертого регистра 6 сдвига, второй выход которого соединен с третьим входом третьего элемента И 21, четвертый вход которого объединен с информационным входом четвертого регистра 16 сдвига и подключен к выходу первого элемента И 11.Делитель 2 частоты по второму выходу имеет в 1,5 раза больший коэффициент деления, чем по первому.Устройство работает следующим обраЧастота сдвигающих импульсов с генератора 1 в 1 раз превышает входную частоту импульсной последовательности, поэтому каждой позиции кодовой комбинации отводится 1 разрядов регистра 3, счетчик 15 открывает блок 12 и запирает блок 13. Сумматор 7 выполняет 1 с проверок для каждой позиции. Сигнал с мажоритарного элемента 9 записывается в регистр 5. Спустя 1 тактов от начала декодирования в регистр 5 записывается выходной сигнал мажоритарного элемента 9 по первой позиции кода. В это время сигнал с делителя 2 частоты поступает на блок 14, содержимое регистра 5 одновременно приходит на мажоритарный элемент 10. Если на его входах единиц больше или равно числу+ 1,гистр 4 сдвига записывается . При каждом нечетном поступлении сигнала на блок 14 поступает сигнал на элемент И 20, который открывается если на входе сумматора 18 единица больше или равна числу ( 1 , и в регистр 4 сдвига записывается вторая позиция первого разряда. Спустя 1 п тактов, где п - длина кода, в регистр 4 записывается вся комбинация. В это время сигнал со счетчика 15 запирает блок 12 и открывает блок 13 и элемент И 11. Сумматор 7 проверяет кодовую комбинацию, а мажоритарный элемент 9 решает по большинству единиц или нулей соответствие данной позиции. После этого нечетная позиция проходит через элемент И 11 в регистр 6, а каждая четная на элемент 21, в которых происходит сравнение нечетной позиции с четной. Счетчик 17 подсчитывает число совпадений и, если все1251340 Формула изобретения оо о В оо о С О О 1 у о а О О,о О ( О) о (о) О О(О) О ОоО О О О О (01О О 0 О о гиг. 2 3позиции совпадают, открывает элемент И 22, на который в этот момент поступает сигнал со счетчика 15, после чего комбинация проходит на выход устройства.Фиг. 2 и 3 иллюстрируют декодирование в случае дробления и искажения краев импульсов и появление импульсов на месте пауз для кода 17,4) 1 т.е. 1 = 7). Здесь: а - сигнал, соответствующий переданной комбинации 1011000; б - посту пающая в декодирующее устройство последовательность, искаженная помехой. Пусть каждой позиции кода отводитсяпять ячеек регистра сдвига 3 (т.е. 1 = 5).Тогда: в - сигнал в первых ячейках каждойпятерки по позиции кода в регистре 2;г, д, е, ж - сигналы во вторых, третьих и т.д.ячейках соответственно; з - сигнал в первых ячейках каждой пятерки по позиции кода на выходе регистра 5; и, к, л, м - сигналы во вторых, третьих и т.д. ячейках на выходе регистра 5; н - сигнал на выходе мажоритарного элемента 10; о - сигнал навыходе элемента И 11; п, с - сигнал в первой и второй ячейках каждой пары нечетчет по позиции кода в регистре 4; р - ко 25довая комбинация, записанная в регистре 16; щ - сигнал, поступающий с регистра16 в элемент И 21,Следовательно, после сравнения на элементе И 21 комбинаций, о,для случая,изображенного на фиг. 2, открывается элемент И 22 и на выходе имеем правильнопринятую кодовую комбинацию 1011000. Для случая, изображенного на фиг. 3, элемент И 22 не открывается и будет зафиксирована обнаруженная ошибка. Декодирующее устройство по авт. св.702539, отличающееся тем, что, с целью повышения помехоустойчивости декодирования, в него введены четвертый регистр сдвига, второй счетчик, пороговый блок, второй, третий и четвертый элементы И и сумматор, входы которого объединены с входами второго мажоритарного элемента, выход сумматора соединен с входом порогового блока, выход которого подключен к первому входу второго элемента И, выход которого объединен с выходом второго мажоритарного элемента, второй вход второго и первый вход третьего элементов И объединены с входом сдвига четвертого регистра сдвига и подключены к второму выходу делителя частоты, первый выход которого соединен с входом третьего элемента И, выход которого подключен к входу второго счетчика, выход которого соединен с первым входом четвертого элемента И, выход которого является выходом устройства, а второй и третий входы подключены соответственно к второму выходу первого счетчика и первому выходу четвертого регистра сдвига, второй выход которого соединен с третьим входом третьего элемента И, четвертый вход которого объединен с информационным входом четвертого регистра сдвига и подключен к выходу первого элемента И.(0,1 ц 1 10 т Редактор Н. Слободяник Заказ 4427/59 а 1Ог д е Составитель О. РевинскийТехред И. Верес Корректор Л. ПилипенкоТираж 624 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж - 35, Раушская наб., д. 4/5филиал ППП Патент, г. Ужгород, ул. Проектная, 4
СмотретьЗаявка
3831216, 29.12.1984
ЛЕНИНГРАДСКИЙ ОРДЕНА ЛЕНИНА ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. УЛЬЯНОВА ЛЕНИНА
ГАЛАНИНА ВАЛЕНТИНА АЛЕКСАНДРОВНА, ИБРАГИМОВ АЛИМ САЛИМОВИЧ, ЛОСЕВ ВЛАДИМИР ДАВЫДОВИЧ, ШАМИН ВИКТОР МИХАЙЛОВИЧ
МПК / Метки
МПК: H03M 13/05, H04L 17/30
Метки: декодирующее
Опубликовано: 15.08.1986
Код ссылки
<a href="https://patents.su/4-1251340-dekodiruyushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Декодирующее устройство</a>
Предыдущий патент: Способ формирования и дешифрации канального сигнала и устройство для его осуществления
Следующий патент: Автоматическая телефонная станция
Случайный патент: Способ определения пригодности изделий из кордиеритовых ситаллов для упрочнения