Преобразователь параллельного кода в последовательный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1243097
Автор: Гладков
Текст
СССР197.Справоч- Радио 1981 ЬНОГО КООСУДАРСТВЕКНЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ А ВТОРСКОМУ СВИД.:ТЕЛЬСТ 21) 3799395/24-2422) 04.10.84(57) Изобретение относится к автоматике и вычислительной технике и может быть использовано при построениипреобразователей из параллельнойформы представления информации в последовательную. Целью изобретения является расширение функциональных воэможностей преобразователя эа счетформирования биполярных сигналов и повышение надежности его функционирования. Преобразователь содержит мультиплексор, три триггера, генераторимпульсов, счетчик импульсов, дешифратор, шесть элементов И, два элемента ИЛИ, информационные входы, триуправляющих входа, два информационныхвыхода и управляющий выход. 2 ил.1015 Изобретение относится к автоматике и вычислительной технике иможетбыть использовано при построениипреобразователей из параллельнойформы представления информации в последовательную.Цель изобретения - расширениефункциональных возможностей за счетформирования биполярных сигналов иповышение надежности функционированияустройства.На фиг. 1 приведена схема преобразования параллельного кода в последовательный; на фиг.2 - временнаядиаграмма, поясняющая работу устройства.Преобразователь параллельного кодав последовательный содержит мультиплексор 1, первый 2, второй 3 и третий 4 триггеры, генератор 5 импульсов, счетчик 6 импульсов, дешифратор7, первый 8, второй 9, третий 10,четвертый 11, пятый 12 и шестой 13элементы И, первый 14 и второй 15элементы ИЛИ, информационные входы16, первый 17, второй 18 и третий 19управляющие входы, первый 20 и второй21 информационные выходы и управляющий выход 22. Триггеры 2-4 относятся к типу КБ-триггеров с входнойлогикой. Все единичные входы триггеров 3 и 4, а также входы сброса триггера 4 собраны по И, Все счетные входы счетчика 6 также собраны по И.Входы сброса триггера 2 и счетчика бсобраны по ИЛИ.Устройство работает следующимобразом,В исходном положении все триггеры2-4 и счетчик 6 сброшены, а генератор 5 непрерывно вырабатывает импульсы (Фиг.2), при этом на обоих информационных выходах 20 и 21 сигналотсутствует. Для установки преобразователя в исходное состояние необходимо подать на вход 18 импульс, который производит сброс триггера 2. Пуск преобразователя производится при появлении импульсного сигнала на входе 17 устанавливающего в единичное состояние триггер 2.Сигнал с прямого выхода триггера 2 в момент одновременного действия импульсов на четвертом и пятом выходах генератора 5 импульсов устанавливает в единичное состояние триггер 3, после чего начинает работать счет 20 21 31 35 40 45 5 О чик 6 импульсов, Последний переключается только в момент одновременного действия импульсов на первом ипятом выходах генератора 5 импульсов.После первого воздействия на счетныйвход счетчика б импульсов на еговыходе устанавливается двоичный код,соответствующий числу 1, При этомзначении кода через мупьтиплексор 1проходит код первого разряда информационного байта. Код "1" передается через прямой выход мультиплексора1, а код "0" передается через инверсный выход мультиплексора 1. Сигнал с прямого выхода мультиплексора1 передается через элемент И 10в момент действия импульса на второмвыходе генератора 5 импульсов и черезэлемент И 11 в момент действия импульса на третьем выходе генератора 5 имгульсов. Сигнал с инверсного выхода мультиплексора 1 передается через элемент Л 12 в момент действия импульса на втором выходе генератора 5 импульсов и через элемент И 13 в момент действия импульса на третьем выходе генератора 5 импульсов.Сигналы с выходов элементов И 10 и 13 поступают через элемент ИЛИ 14 на выход 20 а сигналы с выходов элементов И 11 и 12 поступают через э:1 емент ИЛИ 15 на выход 21. При передаче кода " 1" любого разряда параллельного двоичного кода сначала появляется сигнал на выходе 30 а затем - на выходе 21. При передаче кода 1 г0 любого разряда параллельного кода сигнал сначала. появляется на выходе 21, а затем - на выходе 20. Бо время передачи битов счетчик б импульсов переключается 11 раз, увеличивая каждый раз значение двоичного када на + После двенадцатого переключения счетчика 6 импульсов появляется сигнал "а нервом инверсном выходе дешифратора 7, запрещаюгций передачу информации в канал связи. Этот же сигнал используется для управления адресом передаваемых информационных байтов на входе 16: После тринадцатого переключения счетчик 6 импульсов информация на выходах 20 и 21 также отсутствует, а в момент одновременного действия импульсов на третьем и пятом выходах генератора 5 импульсов устанавливается в состояние1" триггер 4. Счетчик 6 импульсов при этом устанавливается в состояяние 0 , но его работа продолжаетсятак как триггер 4 в момент действия импульсов на четвертом и пятом выходах генератора 5 импульсов устанавливается в состояние "0".Работа преобразователя при передаче второго и последующих байтов повторяется. Передача последнего байта сопровождается управляющим импульсным сигналом на входе 19, который после установки триггера 4 в со стояние " 1" проходит через элемент И 9 и производит сброс триггера 2. Сигнал с инверсного выхода триггера 2 производит сброс триггера 3 и счетчика 6 импульсов, после чего преобразователь устанавливается в исходное состояние.Формула изобретения20Преобразователь параллельного кода в последовательный, содержащий первый, второй, третий, четвертый и, пятый элементы И, первый и второй элементы ИЛИ, первый и второй тригге ры, выходы второго и пятого элементов И подключены соответственно к первому и второму входам первого элемента ИЛИ, выход которого является первым информационным выходом преобразователя, о т л и ч а ю щ и й с я тем, что, с целью расширения функциональных возможностей за счет Формирования биполярных сигналови повышения надежности функционирования,в него введены шестой элемент И, третий35 триггер, генератор импульсов, дешифратор, счетчик импульсов и мультиплексор, информационные входы которого являются входами преобразователя, адресные входы объединены с соответствующими входами дешифратора и подключены к выходам счетчика импульсов, прямой выход соединен с первыми входами второго и третьего элементов И, а инверсный выход подключен к первым: 45входам четвертого и пятого элементов И,вторые входы второго, третьего, четвертого и пятого элементов И объединены и подключены к выходу первого элемента И, первый вход которого объединен с первым установочным входом счетчика импульсов и соединен с выходом второго триггера, К -вход которого объединен с первым Н -входом счетчика импульсов и подключен к инверсному выходу первого триггера, прямой выход которого соединен с первым б -входом второго триггера, второй установочный вход счетчика импульсов соединен с первым выходом генератора импульсов, второй выход которого подключен к третьим входам второго и четвертого элементов И, третий выход соединен с первым 5 -входом третьего триггераи третьими входами третьего и пятого элементов И, четвертый выход подключен к первому 1 -входу третьего триггера и второму э-входу второго триггера, третий 5-вход которого объединен с вторыми 5 и 1 -входами третьего триггера и третьим установочным входом счетчика импульсов и соединен с пятым выходом генератора импульсов, второй к -вход счетчика импульсов объединен с первым входом шестого элемента И и подключен к прямому выходу третьего триггера, третий б -вход которого соединен с прямым выходом дешифратора, а .инверсный выход подключен к второму входу первого элемента И, третий вход которого соединен с первым ин- . версным выходом дешифратора, второй инверсный выход которого соединен с четвертым входом первого элемента И и подключен к управляющему выходу преобразователя, 5 -вход и первый 1-вход первого триггера являются соответственно первым и вторым управляющими входами преобразователя, второй К-вход первого триггера соединен с выходом шестого элемента И, второй вход которого является третьим управляющим входом преобразователя выходы третьего и четвертого элементов И подключены соответственно к первому и второму входам второго элемента ИЛИ, выход которого является вторым инФормационным выходом преобразователя.1243097 Г 1 Редактор И.Дерба аз 3716/55 исное а 4/ Производственно-полиграфическое предприяти .Уе, г. жгород, ул .Проектн ВНИИПИ Госуд по делам иэ113035, Москв Составитель О.ТюринаТехред О,Сопко Корректор С.Шеки Тираж 816 Пственного комитета Сретений и открьггийЖ, Раушская наб,
СмотретьЗаявка
3799395, 04.10.1984
ПРЕДПРИЯТИЕ ПЯ А-3706
ГЛАДКОВ ВЛАДИМИР ДМИТРИЕВИЧ
МПК / Метки
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
Опубликовано: 07.07.1986
Код ссылки
<a href="https://patents.su/4-1243097-preobrazovatel-parallelnogo-koda-v-posledovatelnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь параллельного кода в последовательный</a>
Предыдущий патент: Формирователь сложной функции
Следующий патент: Преобразователь параллельного кода в последовательный
Случайный патент: Способ защиты автономной электрической машины