Эристов
Устройство для задержки импульсов
Номер патента: 1045372
Опубликовано: 30.09.1983
Авторы: Каленик, Эристов
МПК: H03K 5/153
...1 =актовых импульсов. При наличии на управляющем входе коммутатора 7 сигнала управления через коммутатор 7 разрешается прохождение сигналов внешнего запуска, которые поступают на вход Формирователя 5 задержки, на вход записи блока 3 памяти и на выход устройства, К моменту прихода сигнала ннешнего запуска из счетчика. 2 н блок 3 памяти записывается параллельный двоичный код, соответствующий числу тактоных импульсон, просчитанных за время Т, гце Т - всличина периода повторения сигналов внешнего запуска. Двоичный параллельный код с блока 3 памяти поступает на соответствующие входы блока б сумматора. На другие входы которого поступает задающий код, определяющий временноеОпазение ВыхОднОГО импульса. Устаио 1,1 е 1 и ", 1045372на входе...
Усилитель-формирователь
Номер патента: 966875
Опубликовано: 15.10.1982
Авторы: Каленик, Эристов
МПК: H03K 5/02
Метки: усилитель-формирователь
...с входн На чертеже приведена ная электрическая схема формирователя,Усилитель. формирователь логический элемент 1, тран И-р-и типа проводимости, р транзистор 4 р-и -ртипа про инвертор 5, интегрирующую резистора 6 и конденсатора Входной сигнал подан на а на шины 9 и 10 подано на питания.966875 формула изобретения Составитель .Г.Королевдактор Л,Алексеенко Техред А.Бабинец Корректор М.Демчи з 79 О/76 Тираж 959НИИПИ Государственногопо делам изобретений и3035, Москва, Ж, Рауш Подписомитета СССРоткрытийская наб., д. 4/5 но П Патентф, г. Ужгород, ул. Проектная, 4 лиа база и открывается. Транзистор 4 тактике открывается, так как коллекторный ток транзистора 2 является включающим базовым т ом транзисто" ра 4, и на нагрузку передается напряжение...
Устройство для задержки импульсов
Номер патента: 892686
Опубликовано: 23.12.1981
Авторы: Гуркина, Эристов
МПК: H03K 5/153
...памяти, который соединен с клеммой внешнего запуска, дополнительно введен блок сумматора, на вторые поразрядные входы которого подан задающий код, а пероне поразрядные входы соединены с поразрядными выходами блока памяти, а поразрядные выходы блока сумматора соединены с поразрядными входами блока сравнения кодов, другие поразрядные входы892686 которого подключены к соответствующим поразрядным выходам счетчика.На фиг. 1 изображена структурная схема предлагаемого устройства; на Фиг. 2 - Функциональная схема блока сумматора.Устройство содержит последовательно соединенные генератор 1 тактовых импульсов и счетчик 2, поразрядные выходы которого соединены с поразрядными входами блока 3 памяти, блок 1 сравнения кодов, Формирователь 5 задержки,...
Арочная плотина
Номер патента: 467966
Опубликовано: 25.04.1975
Авторы: Валентинова, Можевитинов, Сенкевич, Эристов
МПК: E02B 7/10
...и касается строительства арочных плотин на полускальном основании.Известны арочные плотины на полускальном основании, включающие тело плотины и опорную подушку. Однако в известных плотинах полускальное основание не обладает достаточной прочностью и требует поэтому устройства массивных устоев для передачи усилий от арки на подошву скальных пород.Цель изобретения -- усилить полускальные породы основания.Это достигается тем, что опорная подушка выполнена с анкерными элементами, расположенными ярусами по высоте опорной подушки и под углом друг к другу.Иа фиг. 1 схематически изображена опорная подушка с анкерными элементами, разрез; на фиг. 2 - то же, план.Предлагаемая арочная плотина включает тело плотины 1, опорную подушку 2 н...