Стабилизатор постоянного тока
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1163314
Авторы: Балашевич, Бондаренко, Есаулов, Мичурин
Текст
/24-073 21) 366616 22) 21.11.46) 23,06.72) В,А.МиВ.Есаулов 53) 621.31 ине нулев ч а ю щ и го йся чносиапаэо ввепетелеи подключеныпотенциала, о т лтем, что, с цельюти стабилизации ина регулированияны преобраэователдвоично-десятичныивыходов, элементыаналоговых ключей овьппения ра ок ения в негооичный к й М им уппы и три сло ко М - 4 ые комплексы. Энерго измерител издат, 19Аналог Под ред. с, 344. 2, с, 344 вые интег вно соответственн допол льные схемы.М.,"Мир", 197 оннел(54)(57) СТАБИТОКА, содержащи ляемый кодом п аналоговый пре которого подкл входу буферног первый резисто го усилителя,ЛИЗАТОР ПОС й М-разряд входным ц бразовател ОЯННОГОый управпям цифро вых ен к инв тирующему и через буферноэ второй лителя к выходторый чер естои р ходомпервымторой ыходу и это усилиГОСУДАРСТВЕННЫЙ КОМИТЕТ ССС1 О ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЬГГИ 5, Бюл. Ф 23урин, А.Н.Бондаренко,и В.М.Балашевич.722.1(088,8) 6) Стахов А.ф. Автоматизированные резистор подключен к инвертирующему входу суммирующего усилителя,соединенному через третий резисторс выходом усилителя обратной связи,а через четвертый резистор - с выходом усилителя мощности, вход кото- фрого подключен к выходу суммирующего усилителя, и первым выводом пятого резистора, второй вывод которого соединен с выводом для подключения резистора нагрузки, свободнымвыводом подключенного к шине нулевого потенциала, а через зистор -с инвертирующим усилителя обратной связи выводом седьмого резистор выход которого подключен усилителя обратной связи, неинвертирующие входы все тельно до ближайшего целого числа, дешифратор, блок управления аналоговыми ключами и три группы резисторов, количество которых равно числу аналоговых ключей, причем входы преобразователя двоичный код - двоично-десятичный код от 1 до )1 подключены к соответствующим входам управления цифроаналогового преобразователя от 1 до Й , входы преобразователя двоичного кода в двоичнодесятичный код от 1 до (М), за исключением четырех младших разрядов, и соответствующие представлению десятичного числа в двоично-десятичном коде объединены в Р-группы по четыре разряда и группу старших М-(4+ +Р 411-разрядов и подключены по группам к входам соответствующих элементов ИЛИ, выходы которых соединены свходами дешифратора, к выходам послед- . него подключены входы блока управления аналоговыми ключами, количество, которых равно числу элементов ИЛИ, входы управления соответствующих аналоговых ключей трех групп подключены к соответствующим входам блока управ- ,пения, первые выводы первой группы резисторов подключены к инвертирующему входу буферного усилителя, их163314 н = Пщ/К,вторые выводы через соответствующие аналоговые ключи первой группысоединены с выходом буферного усилителя, первые выводы резистороввторой группы подключены к второму выводу пятого резистора, их вторые выводы через соответствующие аналоговые ключи второй группы соединены с выходом усилителя мощности,первые выводы третьей группы резисторов подключены к инвертирующемувходу усилителя обратной связи, ихвторые выводы через соответствующие,аналоговые ключи третьей группы соеИзобретение относится к электротехнике, в частности к стабилизированным источникам тока, управляемым кодом,Цель изобретения - повышение точ-;5ности стабилизации и расширениедиапазона регулирования тока,На чертеже изображена функциональная схема стабилизатора постоянного тока. 10Стабилизатор содержит цифроаналоговый преобразователь (ЦАП) 1, буферный усилитель (БУ) 2, первый резистор 3, первую группу дополнительно введенных резисторов 4 со своимиклю .ами 5 коммутатора 6, второй резистор 7, суммирующий усилитель СУ8, третий резистор 9, усилитель обратной связи (УОС ) 1 О, четвертыйрезистор 11, усилитель мощности (УМ )2, пятый резистор 13, вторую группу дополнительно введенных резисторов 14 со своими ключами 15 коммутаторов, резистор 16 нагрузки, шестойрезистор 17, седьмой резистор 18,третью группу дополнительно введенных резисторов 19 со своими ключами 20 коммутатора 6, а также дополнительно введенные преобразователь 21двоичный код - двоично-десятичныйкод, элементы ИЛИ 22, дешифратор 23.На схеме так же изображены цифровыевходы ЦАП 1 и преобразователя 21(1 - М , а также выходы преобразователя 21 (1 - М ).Устройство работает следующимобразом. динены с выходом буферного усилителя,первые выводы резисторов второйгруппы подключены второму выводу,пятого резистора, их вторые вйводы через соответствующие аналоговые ключи второй группы соединеныс выходом усилителя мощности, первыевыводы третьей группы резисторовподключены к инвертирующему входуусилителя обратной связи, их вторые выводы через соответствующиеаналоговые ключи третьей группысоединены с выходом усилителя обратной связи. Сигналы кодовой комбинации, соответствующие заданному току, поступают на входы 24 ЦАП 1, который преобразует их в ток и выдает его на инвертирующий вход БУ 2, коэффициент усиления которого определяется величиной сопротивления отрицательной обратной связи БУ 2 (суммарным сопротивлением первого резистора 3 и подключаемыми параллельно ему дополнительными резисторами первой группы). Выходное напряжение (У 2 через (масштабный резистор) второй резистор 7 поступает на вход СУ 8, который осуществляет сложение аналогового выходного напряжения от (У 2 с падением напряжения на резисторе 16 нагрузки, которое через шестой резистор 17 поступает на инвертирующий вход УОС 10, усиливается ним с коэффициентом усиления, определяемым величиной сопротивления отрицательной обратной связи УОС 10 (суммарным сопротивлением седьмого резистора 18 и подключаемыми параллельно ему дополнительными резисторами третьей группы ) и подается через третий резистор 9 на инвертирующий вход СУ 8, который управляя УМ 12, создает на его выходе напряжение П , аых ф следовательно, и в нагрузке ток, величина которого определяется из вы- ражения Пв,х- значение выходного напряжения БУ 2;К - суммарная величина сопротивления пятого резистора 13 и подключаемых параллельно ему дополнительных резисторов второй5группы.Сигналы коДовой комбинации, поступающие на вход ЦАП 1, поступают также на входы преобразователя 21, ко,торый преобразует двоичный код, обычОно используемый для управления ЦАП 1,в двоично-десятичный.Выходы преобразователя 21, сгруг;пированные в М групп (каждая груп -5па может иметь кодовую комбинацию,соответствующую числам от 0 до 9).Выходы каждой группы, за исключением первой, содержащей четыре младших разряда подключены к входам своЯих элементов ИЛИ 22,При задании на.входах ЦАП 1 и преобразователя 21 кодовой комбинации,соответствующей значениям чисел от0 до 9, появляются сигналы кодовой .комбинации (логической "1") на выходах первой группы преобразователя21 (четырех младших разрядах ), а навсех остальных выходах присутствуютсигналы логического "О".При задании на входах ЦАП 1 ко 30да, соответствующего числам от 0до 99, от 0 до 999, от 0 до 8,появляются сигналы логической соответственно на входах первого, второго и М-го элементах ИЛИ 22, под"ключенных соответственно к второй ( 5и 8 разряды), третьей (9 - 12 разряды) и М-й группе выходов преобразователя 21, которые приводят к срабатыванию элементов ИЛИ 22. Логические сигналы с элементов ИЛИ 22 преобразуются дешифратором 23 в сигналы переключения коммутатором 6 поддиапазонов работы отдо К устройства, опеределяемых допустимым динамическим диапазоном работы применяемых активных элементов; Это переключение синхронно осуществляется одним иэ ключей 5, 1 5 и 20 соответственно в первой, второй и третьей группах резисторов 4, 14 и 19.Пусть при переходе на нои,й поддиапазон работы в К раз уменьшается выходной сигнал ЦАП 1. По командам блока 6 синхронно срабатывают соответствующие ключи 5, 1 5 и 20 в первой, второй и третьей группах резисторов 4, 14 и 9. При этом одновременно в /3 раз увеличиваются коэффициенты усиления БУ 2 и суммарная величина пятого резистора 3, который ограничивает выходной ток УМ 12, и враз уменьшается коэффициент усиления УОС 10. Величина коэффициента 3 определяется числом ( В + 1) поддиапаэонов, на которое разбит весь диапазон работы устройства.Таким образом, в предлагаемом устройстве при управлении током с помощью ЦАП 1 (кодом) устраняется ограничение на разрядность ЦАП вследствие того, что управляющий сигнал при разрядности больше 1 О и работе в начале диапазона не соизмерим за счет перехода на соответствующий поддиапаэон работы с 11 и Щ ЙТ операционного усилителя/ что уменьшает погрешность задания тока и расширяет диапазон регулирования (разрядность ЦАП 1 ).Дополнительное введение новых элементов позволяет уменьшить погрешность задания тока и расширить диайазон регулирования.1163314 Составитель С.СитРедактор С,Саенко Техред А.Бабинец Черни Коррект аказ 410 Тираж 863дарственногоизобретенийква, Ж, Р одписно П "Патент", г,Ужгород, уп.Проектная,НИИПИ Госпо делам13035, Мо комитета СССР открытий ушская иаб д, 4
СмотретьЗаявка
3666169, 21.11.1983
ПРЕДПРИЯТИЕ ПЯ В-2015
МИЧУРИН ВИКТОР АЛЕКСАНДРОВИЧ, БОНДАРЕНКО АЛЕКСАНДР НИКОЛАЕВИЧ, ЕСАУЛОВ АЛЕКСАНДР ВАСИЛЬЕВИЧ, БАЛАШЕВИЧ ВЯЧЕСЛАВ МИХАЙЛОВИЧ
МПК / Метки
МПК: G05F 1/46
Метки: постоянного, стабилизатор
Опубликовано: 23.06.1985
Код ссылки
<a href="https://patents.su/4-1163314-stabilizator-postoyannogo-toka.html" target="_blank" rel="follow" title="База патентов СССР">Стабилизатор постоянного тока</a>
Предыдущий патент: Устройство для регулирования параметров микроклимата животноводческих помещений
Следующий патент: Компенсационно-параметрический стабилизатор напряжения
Случайный патент: Электрический способ разрушения пены