Устройство для передачи и приема сообщений

Номер патента: 1149298

Автор: Данилин

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 19) 111) 1149298 4151) б 08 С 19/28 ПИСАНИЕ ИЗОБРЕТЕН Н АВТОРСКОМУ ЛЬСТ енен ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТ(54) (57) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА СООБЩЕНИЙ, содержащее канал связи, на передающей стороне дельта-модулятор, информационный вход которого является информационным входом устройства, счетчик, первый выход которого соединен с входом кодера, на приемной стороне - декодер, дельта-демодулятор, выход которого является выходом устройства, отличающееся тем, что, с целью повышения информативности устройства, в него на передающей стороне введены триггер, элементы И и регистр, прямой и инверсный выходы дельта-модулятора соединены с первыми входами соответственно первого и второго элементов И, выходы первого и второго элементов И соединены соответственно с суммирующим и вычитающим входами счетчика, первый выход счетчика соединен с Р-входом триггера, инверсный и прямой выходы триггера соединены с вторыми входами соответственно первого и второго элементов И, выходы кодера и вторые выходы счетчика соединены соответственно с первыми и вторыми входами регистра, выход регистра соединен с входом канала связи,управляющий вход дельта-модулятора, С-вход триггера и С-входы регистра являются управляющими входами устройства, на приемной стороне введены регистр, элемент сравнения, элемент РАВНОЗНАЧНОСТЬ, триггер, счетчик, элемент ЗАПРЕТ и элементы И, 0-вход регистра подключен к выходу канала связи, первые выходы регистра соединены с соответствующими входами декодера, выход декодера соединен с 0-входом триггера и первым входом элемента сравнения, вторые входы элемента сравнения подключены к соответствующим вторым выходам регистра, первый и второй прямые выходы элемента сравнения соединены соответственно с Й- и 5-входами триггера, выход триггера соединен с первым входом элемента РАВНОЗНАЧНОСТЬ, выход этого элемента соединен с первым входом первого элемента И и инверсным входом запрета элемента И и инверсным входом элемента ЗАПРЕТ, выход первого элемента И соеди. нен с первыми входами второго элемента И и дельта-демодулятора,выход элемента ЗАПРЕТ соединен с первым входом третьего элемента И и вторым входом дельта-демодулятора, выходы второго и третьего элементов И соединены соответственно с суммирующим и вычитающим входами счетчика, выходы счетчика соединены с соответствующими третьими входами элемента сравнения, инверсный выход которого соединен с вторыми входами элемента РАВНОЗНАЧНОСТЬ второго и третьего элементов И, С-вход триггера, С-входы регистра и объединенные второй вход первого элемента И и прямой вход элемента ЗАПРЕТ являются управляющими входами устройства.Изобретение относится к телеметрии иможет быть использовано в телеметрическихсистемах с дельта-модуляцией,Цель изобретения - повышение информативности устройства путем обеспечениязащиты лишь старших разрядов кодовогослова.На фиг. 1 представлена функциональнаясхема устройства; на фиг. 2 - временныедиаграммы, поясняющие работу устройства.Устройство для передачи и приема сообщений (фиг. 1) содержит дельта-модулятор 1, формирователь 2 кодовых слов, выполненный на триггере 3, элементах И 4 и 5 иреверсивном счетчике 6, кодер 7, преобразователь 8 параллельного кода в последовательный (регистр сдвига), канал 9 связи,преобразователь 10 последовательного кодав параллельный (регистр сдвига), декодер 11(мажорит" рный элемент), элемент 12 сравне-.ния, формирователь 13 опорных кодовыхслов, выполненный на триггере 14, элементе РАВНОЗНАЧНОСТЬ 15, элементах И16 - 18, элементе ЗАПРЕТ 19 и реверсивномсчетчике 20, и дельта-демодулятор 21.Устройство работает следующим образом.Исходный аналоговый сигнал поступаетна информационный вход дельта-модулятора1, работающего для повышения качествааналог-дельта преобразования на повышенной частоте дискретизации Е, поступающейна его синхронизирующий вход. На выходахдельта-модулятора 1 образуются две имппульсные последовательности - прямая Аи инверсная Б (дельта-потоки), которые через первый и второй элементы И 4, 5 поступают на входы суммирования и вычитанияреверсивного счетчика 6, Другие входы элементов И 4 и 5 соединены с инверсным и прямым выходами триггера 3, информационныйвход которого подключен к выходу старшего разряда реверсивного счетчика 6. Триггер 3 управляется импульсами тактовой частоты Е. При этом, если в момент тактирования старший разряд счетчика 6 находитсяв состоянии 1, то открывается элемент И 5,и счетчик 6 вычитает импульсы инверсногодельта-потока, в другом случае открывается элемент И 4, и счетчик 6 суммирует импульсы прямого дельта-потока.Сформированные счетчиком 6 кодовыеслова подаются в форме параллельного кода на входы регистра 8 сдвига, реализующего функцию преобразователя параллельногокода в последовательный для передачи вканал 9 связи, подвержденный действию помех.В трехразрядном кодовом слове, сформированном на выходах реверсивного счетчика 6, защищают старший разряд кодовогослова - третий, а состояния двух младшихразрядов передают без защиты на входы соответствующих младших разрядов регист 50 55 элемента РАВНОЗНАЧНОСТЬ 15 формируется сигнал 1, то последовательностиАф = 111 Вф = 000, Если на выходе элемента 15 формируется сигнал 0, то последовательности Аф = 000,., Вф = 111Режим работы (сложение либо вычитание) счетчика 20 меняется в зависимости от результатов сравнения в элементе 12 опорного и принятого кодовых слов в предыдущем такте. Логика работы формирователя 13 опорных кодовых слов построена ра 8 сдвига, преобразующего параллельный код в последовательный. Защиту третьего разряда в данном случае осуществляют путем трехкратного повторения символа, поступающего одновременно на разрядные шины 4, 8, 16 регистра 8 сдвига. Защита старшего разряда может осуществляться и другими известными методами посредством избыточного кодирования.10Регистр 8 синхронизируется импульсамиРт и управляется импульсами Г, = п Ет, где и - полная разрядность параллельного кода на входах регистра 8, выходные сигналы которого передаются в виде последовательного кода по каналу 9 связи в регистр 10 сдвига, где преобразуются в пятиразрядный параллельный код, три старших разряда которого преобразуются затем голосованием по большинству в декодере 11 в старший разряд принятого кодового слова. Декодер 11 реализует мажоритарный алгоритм: 20 если на трех либо двух его входах появляется один и тот же символ, то на его выходе образуется тот же символ. Параллельный трехразрядный код 1 ЧА поступает на соответствующие входы элемента 12 сравнения.25 На другие входы элемента 12 сравненияпоступают опорные кодовые слова Х, формируемые в формирователе 13.На выходах элемента 12 сравнения образуются сигналы, перечисленные в следующем порядке: выход Меньше, выход БольЗ 0 ше, инверсный выход Равно (на схеме -верхний, средний, нижний).Если ХЛ( Ъ, то 101, если Мд) М, то011; если Х,1 = Хв, то 000.Сигналы с выходов элемента 12 сравнения и декодера 11 поступают на соответствующие входы триггера 14, управляя его работой. При этом на выходе триггера 14 образуются следующие сигналы Я: если Р = 1, й = О, 5 = О, то Я = 1, если О = О, й = О, 5=0, то Я=О, если 0=0, К=1, Ь=О, 40 то С=О, если 0=1, К=1, 5=0, тоЯ=О,если Р=О, К=О, 3=1,то Я=1, если Р = 1, К = О, 5 = 1, то Я = 1.Состояние К = 1,= 1 невозможно пологике работы элемента 12 сравнения.45Последовательности Аф и Б формируются на выходах элемента И 16 и элемента ЗАПРЕТ 19 из регулярной последовательности импульсов Ед, поступающей на входы этих элементов. При этом, если на выходетак, что число Ма опорного слова стремится сравняться с числом ХА принятого слова,Работу устройства удобно рассмотреть с помощью временных диаграмм (фиг. 2). Высокоскоростной дельта-модулятор 1 из входного аналогового сигнала формирует прямую А и инверсную Б импульсные последовательности, поступившие на элементы И 4, 5, которые управляются триггером 3. Реверсивный счетчик 6 находится в режиме сложения, если в момент тактирования старший разряд находится в состоянии О, и в режиме вычитания - в состоянии 1. Частота дискретизации Рр так связана с частотой Гг, чтобы не происходило переполнения-1 счетчика 6. В данном случае Гр= 2 Х Х Рг -- 4 Б, (п = 3). На выходе формирователя 2 кодовых слов образуется последовательность Я 1, Я 2, Ц 4 кодовых слов, которая с защитой старшего разряда передается на приемную сторону и в виде последовательности Я, Я 2, Я 4 подается на входы элемента 12 сравнения. Причем в канале 9 связи оказались искажены символы кодовых слов 2, 5, 6, 9, 11, 13, 16 тактов передачи. Формирователь 13 формирует опорные кодовые слова на выходе реверсивного счетчика 20, режим которого (сложение либо вычитание) определяется задержанием на такт передачи в триггер 14 старшим защитным разрядом Я 4.Элемент 15 в момент остановки реверсивного счетчика 20 обеспечивает инверсию импуль сных последовательностей А и Бф, т.е. еслидо остановки формировались последовательности Аф = 111и Бф = 000 , то после остановки формируются последовательности Аф = 000 и Бф = 111, и наоборот. Эти 15 последовательности поступают на входы интегратора дельта-демодулятора 21. для формирования аппроксимирующей функции Зф (1) .Таким образом предлагаемое устройствообладает большей информативностью по 20 сравнению с известным устройством, обеспечиваемой защитой лишь старшего разряда кодового.Составитель М. Никуленков Редактор С. Патрушева Техред И. Верес Корректор М. Розман Заказ 1905/37 Тираж 61 1 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж - 35, Раушская наб д. 4/5 филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

3628399, 21.07.1983

ДАНИЛИН АЛЕКСАНДР СЕРГЕЕВИЧ

МПК / Метки

МПК: G08C 19/28

Метки: передачи, приема, сообщений

Опубликовано: 07.04.1985

Код ссылки

<a href="https://patents.su/4-1149298-ustrojjstvo-dlya-peredachi-i-priema-soobshhenijj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи и приема сообщений</a>

Похожие патенты