Устройство для блочной синхронизации цифровой системы передачи

Номер патента: 1124438

Авторы: Лев, Маркарян, Парфенов, Покропивный

ZIP архив

Текст

СООЗ СОВЕТСНИХ ОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН31244 Н 04 т.7 ОПИСАНИЕ ИЗОБРЕТЕН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ тании 1980 (проГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ(71) Одесский электротехническийинститут связи им, А.С. Попова(54)(57) УСТРОЙСТВО ДЛЯ БЛОЧНОЙСИНХРОНИЗАЦИИ ЦИФРОВОЙ СИСТЕМЫПЕРЕДАЧИ, использующей многоуровневые коды с избыточностью, содержащее регистр сдвига, выходы которого подключены к соответствующимвходам детектора запрещенных слов,а также последовательно соединенныеделитель частоты на два и умножи тель частоты на три, при этом первый, второй и третий входы регистрасдвига являются входами устройства,причем тоетий вхоп региства сдвигаобъединен с входом делителя частотына два, о т л и ч а ю щ е е с ятем, что, с целью повышения помехоустойчивости передачи информации,введены кольцевой счетчик на три,первый, второй, третий и четвертыйсинхронизируемые кольцевые счетчики на четыре, блок задержки импульсов и блок дстектирующей логики, содержащий первый, второй и третий двухвходовые элементы И и трехвходовый элемент ИЛИ, выход которого через блок задержки импульсов подключен к первому входу четвертого синхрони зируемого кольцевого счетчика на четыре, второй вход которого объеди нен с третьим входом регистра сдвиг и первыми входами первого, второго и, третьего синхронизируемых кольцевых счетчиков на четыре, к вторым входам которых подключены выходы кольцевого счетчика на три, к входу которого подключен выход детектора запрещенных слов, при этом выход первого синхронизируемого кольцевого счетчика на четыре подключен к первым входам первого и третьего двухвходовых элементов И, выход второго синхронизируемого кольцевого счетчика на четыре прдключен к второму входу первого двухвходового элемента И и первому входу второго двухвходового элемента И, а вькод третьегосинхронизируемого кольцевого счетчика на четыре подключен к вторым входам второго и третьего двухвходовых элементов И, выходы которых, а также выход первого двухвходового элемента И подключены к входам трехвходового элемента ИЛИ1 О 15 20 25 30 45 50 55 Изобретение относится к технике электрической связи и может быть использовано в цифровых системах передачи, применяющих многоуровневые блочные балансные коды с избыточностью.Известно устройство блочной синхронизации кодов, в котором для осуществления синхронизации используются запрещенные комбинации, появляющиеся на каждом стыке кодовых слов 1 .Недостатком известного устройства является избыточность кода, приводящая к низкой экономической эффективности цифровой системы передачи.Наиболее близким к предлагаемому по техническому решению является устройство для блочной синхронизации цифровой системы передачи, использующей многоуровневые коды с избыточностью, содержащее регистр сдвига, выходы которого подключены к соответствующим входам детектора запрещенных слов, а также последовательно соединенные делитель частоты на два и умножитель частоты на три, при этом первый, второй и третий входы регистра сдвига являются входами устройства, причем третий вход регистра сдвига объединен с входом делителя частоты на два, а также, детектор нарушений, блок расширения импульсов, двоичный счетчик на восемь, кольцевой счетчик на четыре, четыре одновибратора, синхронизирующий блок, блок памяти фазы, четыре элемента ИЛИ-НЕ 2 . Однако известное устройство обладает низкой помехоустойчивостью.Цель изобретения - повьппение помехоустойчивости передачи информа"ции,Поставленная цель достигаетсятем, что в устройство для блочнойсинхронизации цифровой системы передачи, использующей многоуровневыекоды с избыточностью, содержащеерегистр сдвига, выходы которогоподключены к соответствующим входамдетектора запрещенных слов, а такжепоследовательно соециненные делительчастоты на два и умножитель частотына три, при этом первый, второй итретий входы регистра сдвига являются входами устройства, причем третийвход регистра сдвига объединен с,входом делителя част ты на два, введены кольцевой счетчик на. три, первый, второй, третий и четвертый синхронизируемые кольцевые счетчики на четыре, блок задержки импульсов и блок детектирующей логики, содержа щий первый, второй и третий двухвхадовые элементы И, и трехвходовой элемент ИЛИ, выход которого через блок задержки импульсов подключен к первому входу четвертого синхронизируемого кольцевого счетчика на четыре, второй вход которого объединен с третьим входом регистра сдвига и,первыми входами первого, второго и третьего синхронизируемых кольцевых счетчиков на четыре, к вторым входам которыхподключены выходы кольцевого счетчика на три, к входу которого подключен выход детектора запрещенных слов, при этом выход первого синхронизируемого кольцевого счетчика на четырех подключен к первым входам первого и третьего двухвхадовых элементов И, выход второго синхронизируемого кольцевого счетчика на четыре подключен к второму входу первого двухвходового элемента И и первому входу второго двухвходового элемента И, а выход третьего синхронизируемаго кольцевого счетчика на четыре подключен к вторым входам второго и третьего двухвходовых элементов И, выходы которых, а также выход первого двухвходового элемента И подключены к входам трехвходового элемента ИЛИ.На фиг. 1 представлена структур- ная электрическая схема устройства для блочной синхронизации цифровой системы передачи," на фиг. 2 - временные диаграммы, поясняющие его работу.1 Устройство для блочной синхронизации цифровой системы передачи (ЦСП) содержит регистр 1 сдвига, детектор 2 запрещенных слов, кольцевой счетчик 3 на три, первый, - третий синхронизируемые кольцевые счетчики 4-6 на четыре, блок 7 детектирующей логики, блок 8 задержки импуль. сов, четвертый 9 синхронизируемый кольцевой счетчик на четыре, делитель 9 частоты на два, умножитель 11 частоты на три, блок 1 детектирующей логики, содержащий первый - третий двухвхадовые элементы И 12 - 14, трехвходовый элемент ИЛИ 15.Устройство для блочной синхронизации ЦСЛ, использующей многоуровневые коды с избыточностью, работает следующим образом.Принятые сигналы троичного линей ного кода (Фиг. 2 а) через регистр 1 сдвига поступают к соответствующим входам детектора 2 запрещенных слов,Принцип работы этих блоков состоит в непрерывном преобразовании последовательных сигналов положительной и отрицательной полярности, составляющих вместе троичный линейный код, в ь.паоаллельные блоки этих сигналов и в выделении из последних комбинаций 15 типа и " в в ". Результат обнаружения любой из указанных комбинаций проявляется в подаче импульса с выхода детектора 2 запрещенных слов на вход кольцевого счетчика 3 на три 20 в момент времени, соответствующий приему последнего элемента выделяемой комбинации типа или " ц Этот импульс изменяет состояние кольцевого счетчика 3 на три, вызывая 25 появление в этот же момент времени импульса на одном из трех (в зависимости от предшествующего состоя- ния счетчика 3) выходов кольцевого счетчика 3 на три (фиг. 2 д-д) и син хронизацию по этому импульсу соответствующего синхронизируемого кольцевого счетчика на четыре, например, счетчика 4, (фиг. 2 е). Результат выделения следующей во времени комбинации отражается на Фазе работы синхронизруемого кольцевого счетчика на четыре, в данном случае второго 5. (фиг, 2 ж), третьей комбинации - на фазе работы третьего синхронизируемого кольцевого счетчика 6 на четыре (фиг. 2 з), а импульс, соответствующий результату выделения четвертой по счету комбинации, вновь синхронизирует первый синхронизируемый кольце вой счетчик 4 на четыре.Блок 7 детектирующей логики слецит за работой синхронизируемых кольцевых счетчиков 4-Ь на четыре, и,если обнаруживает синфазность работы любых из указанных счетчиков, то коммутирует выходные импульсы синфазных счетчиков на вход блока 8 задержки импульсов, производящего временной сдвиг этих импульсов на два тактовых интервала, т,е. к моментам стыка соседних блоков линейного троичного кода.Выходные импульсы блока 8 задержки импульсов, появляющиеся случайным образом, но череЗ интеовалы воемени кратные длительности одного блока линейного троичного кода, и в моменты времени, соответствующие стыку соседних блоков линейного троичного кода, синхронизируют четвертый синхронизиуемый кольцевой счетчик 9 на четыре, на выходе которого получается периодическая последовательностЬ блочных синхроимпульсов (фиг. 2 и). Делитель 10 частоты на два и последовательно соединенный с ним умно- житель 11 частоты на три служат для получения колебания тактовой частоты двоичного кода из колебания тактовой частоты троичного кода, также необходимого для работы декодера.Таким образом, для вхождения устройства в синхронизм достаточно прихода двух комбинаций типа 11 или н --принимаемых в разрешенной фазе. При этом между этими ,комбинациями допустимо присутствие не более одной комбинации типа1 ц или " -- ", приходящей в фазе, отличной от разрешенной. Появление такой комбинации возможно в результате ошибок в канале передачи. Предлагаемое устрочство позволяетосуществить блочную синхронизациюдекоцеров ЦСП, использующей много-уровневые коды с избыточностью и снизкой величиной текущей цифровойсуммы, что приводит к повышению по-мехоустойчивости пеоедачи инАопмации.

Смотреть

Заявка

3576072, 04.04.1983

ОДЕССКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. А. С. ПОПОВА

ЛЕВ АЛЕКСАНДР ЮЛЬЕВИЧ, МАРКАРЯН ГАРЕГИН СТЕПАНОВИЧ, ПАРФЕНОВ ЕВГЕНИЙ ИВАНОВИЧ, ПОКРОПИВНЫЙ ЕВГЕНИЙ ЕВГЕНЬЕВИЧ

МПК / Метки

МПК: H04L 7/02

Метки: блочной, передачи, синхронизации, системы, цифровой

Опубликовано: 15.11.1984

Код ссылки

<a href="https://patents.su/4-1124438-ustrojjstvo-dlya-blochnojj-sinkhronizacii-cifrovojj-sistemy-peredachi.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для блочной синхронизации цифровой системы передачи</a>

Похожие патенты