Устройство для отображения информации на экране матричной индикаторной панели
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОЮ (111 СО 1 ОЗ СОВЕТСНИХсоцИАлистичеснихРЕСПУБЛИН зш С 09 С 3/28 ГОсудАРстВенный нОмитет сссРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙОПИСАНИЕ ИЗОБРЕТЕНИЯН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ж и.ф(56) 1. Гормон, Коннели. Простаясистема для цифровой регистрацииданных для импульсного экспериментапо изучению химических реакций. -"Приборы для научных исследований".1972, В 8,2. Авторское свидетельство СССРВ 525977, кл. С 09 С 3/28, 1976(54)(57) УСТРОЙСТВО ДЛЯ ОТОБРВКЕНИЯИНФОРМАЦИИ НА ЭКРАНЕ МАТРИЧНОЙ ИНДИКАТОРНОЙ ПАНЕЛИ, содержащее последовательно соединенные усилитель, входкоторого является информационнымвходом устройства, аналого-цифровойпреобразователь и блок памяти, другие входы которого соединены с одними из выходов блока управленияпамятью, а выход блока памяти соединен с горизонтальными шинами матрич-ной индикаторной панели, распределитель, первый и второй триггеры,генератор импульсов, коммутатор иэлемент ИЛИ, выходы генератора импульсов соединены с первым и вторымвходами коммутатора, выход которогосоединен с первыми входами распреде. лителя и блока управления памятью,первые входы триггеров и элементаИЛИ является установочным входомустройства, выход первого триггерасоединен с вторым входом блока управления памятью, выходы второготриггера соединены соответственно стретьими и четвертыми входами блокауправления памятью и коммутатора,другой выход блока управленияпамятью соединен с вторыми входамиэлемента ИЛИ и второго триггера,выход элемента ИЛИ подключают квторому входу распределителя, одиниз выходов которого соединен с вертикальными шинами матричной индикаторной панели, о т л и ч а ю щ е ес я тем, что, с целью повышениянадежности устройства путем исключения ложного срабатывания и пропуска сигналов, оно содержит регистр, блок вычитания и блок сравнения, первые входы регистра иблока вычитания соединены с выходоманалого-цифрового преобразователя,второй вход регистра подключен кдругому выходу распределителя, выход регистра подключен к второмувходу блока вычитания, третий входкоторого соединен с выходом коммутатора, выход блока сравнения соединенс вторым входом второго триггера,первый вход которого соединен с выходом блока вычитания, а второй входявляется синхронизирующим входомустройства.Изобретение относится к автоматикЕи вычислительной технике и можетбыть использовано в устройствах индикации и регистрации для визуальногоисследования формы электрических 5сигналов, измерения их параметрови формирования кодов для ЦВМ.Известно устройство для индикациисодержащее газоразрядную панель,горизонтальные шины которой соединены 10с дешифратором, связанным с блокомпамяти, вертикальные шины - с распределитеЛем импульсов переключенияпанели, аналого-цифровой преобразо, ватель и компаратор, соединенные свходной шиной Ц ,Недостатками данного устройстваявляются возможность ложного запускаустройства в режиме записи и пропуски сигнала. 20Наиболее близким по техническойсущности к предлагаемому являетсяустройство для отображения, содержащее газоразрядную панель, горизонтальные шины которой соединены с дешифратором, связанным с блокомпамяти, вертикальные шины - с распределителем импульсов панели, аналогоцифровой преобразователь и компаратор, соединенные с входной шиной,30коммутатор, подключенный к блокупамяти и аналого-цифровому преобразователю, два триггера, соединенныес коммутатором и элементами И и ИЛИ 121.Недостатком известного устройстваявляется отсутствие синхронизации35моментапоявления .сигнала, которыйдолжен быть отображен на газоразряд-,ной панели и развертке записывающегосигнала, что приводит к снижениюобъема отображаемой информации,40так как для исключения потери записываемой информации развертка записывающего сигнала начинается значительно раньше самого сигнала ивместо сигнала значительная. часть45панели занимается нулевой информацией.Цель изобретения - повышениенадежности устройства путем исключения ложного срабатывания и пропуска сигналов.Поставленная цель достигаетсятем, что в устройство для отображения информации на экране матричнойиндикаторной панели, содержащеепоследовательно соединенные усилитель, вход которого является информационным входом устройства, аналого-цифровой преобразователь и блок памяти, другие входы которого соеди. нецы с одними из выходов блока управления памятью, а выход блока памяти соединен с горизонтальными шинами матричной индикаторной панели, распределитель, первый и второй триггеры, генератор импульсов, коммутатор и элемент ИЛИ, выходы генератора импульсов соединены с первым и вторым входами коммутатора, выход которого соединен с первыми входами ,распределителя и блока управления .памятью, первые входы триггеров и элемента ИЛИ являются установочным входом устройства, выход первого триггера соединен с вторым входом блока управления памятью, выходы второго триггера соединены соответственно с третьими и четвертыми входами блока управления памятью и коммутатора, другой выход блока управления памятью соединен с вторыми входами элемента ИЛИ и второго триггера, выход элемента ИЛИ подключен к второму входу распределителя, один из выходов которого соединен с вертикальными шинами матричной индикаторной панели, введены регистр, блок вычитания и блок сравнения, первые входы регистра и блока вычитания соединены с выходом аналого-цифрового преобразователя, второй вход регистра подключен к другому выходу распределителя, выход регистра подключен к второму входу блока вычитания, третий вход которого соединен с выходом коммутатора, выход блока сравнения соединен с вторым входом второго триггера, первый вход которого соединен с выходом блока вычитания, а второй вход является синхронизирующим входом устройства.На фиг. 1 представлена функциональная схема устройства; на фиг,2- схема блока управления памятью.Устройство содержит усилитель 1, аналого-цифровой преобразователь 2, блок 3 памяти, матричную индикаторную панель 4, регистр 5, блок б вычитания, блок 7 управления памятью, распределитель 8, блок 9 сравнения, триггеры 10 и 11, элемент ИЛИ 12, генератор 13 импульсов и коммутатор 14.Блок 7 управления памятью содержит элемент И 15, счетчик 16 адресов, формирователь 17 импульсов15090 вк,:и,-нВ,случае М й Й происходит следующее сравнение и т.д. Данный цикл5 будет повторяться до переполненияраспределителя 8, а затем в регистр: 5 заносится кодНи происходитследующий цикл сравнения Цс с А Я ф,.-ф -Игде Ф - объем распреденви ян10 лителя,- целое число 0,1,2,В случае Ис 4 Ь Н, превышение разности кодов сигнала над кодом уровнясинхронизации) импульс с блока 9 15сравнения устанавливает триггер 10в нулевое состояние и разрешаетзапись кода-сигнала в блок 3 памяти.После заполнения блока 3 памятиимпульс переполнения с блока 1 уп равления памятью устанавливаеттриггер 11 в нулевое состояние,тем самым разрешая проход частотысчитывания через коммутатор 14 нараспределитель 8 и блок 7 управле ния памятью и, разрешая режим считывания с блока 3 памяти через блок1 управления памятью, этим же им 1С 9пульсом переполнения через элементИЛИ 12 устанавливается в нулевоесостояние распределитель 8, обеспечивая воспроизведение на экранематричной панели 4 сигнала, начинаяс момента синхронизации. ЬН,-/Н-Н 1 рФгде Н, и Й- код амплитуды сигнала вовремя первого и второгоимпульсов записи соответственно.Эта разность ЬН подается на блок 9 сравнения где сравнивается сЭ35кодом Н , заданным эаранее 11 с -код уровня синхронизации), которая подается по входу 22 синхронизации. В случае ЯсЬ Н, третий импульс записи заносит код Яв блок 6 вычитания40 и на блок 9 сравнения поступает следующая разность: 3 11записи, инвертор 18(формировательимпульсов считывания), коммутатор 19.Устройствоработает следующимобразом,Входной сйгнал с информационноговхода 20 подается на усилитель 1,где усиливается, преобразуется вкод в аналого-цифровом преобразователе 2 и в виде кода подается.в блок11 113 памяти. По команде Готов сустановочного входа 21 триггер 11устанавливается в единичное состояние, разрешая проход частоты записис генератора 13 импульсов черезкоммутатор 14 на распределитель 8,блок 7 управления памятью и блок6 вычитания, одновременно триггер10 устанавливается в единичноесостояние, запрещая работу блока 7управления памятью, при этом черезэлемент ИЛИ 12 распределитель 8устанавливаетсяв нулевое состояние.Первый импульс с распределителя 8записывает в регистр 5 код сигналааналого-цифрового преобразователя2. Вторым импульсом частоты записиблок 6 вычитания вычисляет разность Предлагаемое устройство позволяет повысить надежность устройства, так как для исключения потери записываемой информации развертка записываемого сигнала начинается значйтельнораньше самого сигнала и вместе сигнала значительная часть панели занимается нулевой информацией.1115090 Составитель С,ГришиРедактор Е.Папи Техред С.Легеза Гирня екто кая наб,илиал ППП "Патент", г, Ужгород, ул. Проектная,Заказ 6776/37 Тираж 446 ВНИИПИ Государств по делам изобр 113035, Иосква, Ж
СмотретьЗаявка
3517017, 26.11.1982
РЯЗАНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ
БЕРКУТОВ АНАТОЛИЙ МИХАЙЛОВИЧ, ГИРИВЕНКО ИЛЬЯ ПЛАТОНОВИЧ, ПАРАХИН ВЛАДИМИР АЛЕКСЕЕВИЧ, ПРОШИН ЕВГЕНИЙ МИХАЙЛОВИЧ
МПК / Метки
МПК: G06F 3/147, G09G 3/28
Метки: индикаторной, информации, матричной, отображения, панели, экране
Опубликовано: 23.09.1984
Код ссылки
<a href="https://patents.su/4-1115090-ustrojjstvo-dlya-otobrazheniya-informacii-na-ehkrane-matrichnojj-indikatornojj-paneli.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для отображения информации на экране матричной индикаторной панели</a>
Предыдущий патент: Элемент индикации
Следующий патент: Устройство для воспроизведения магнитной записи
Случайный патент: Ручная теплично-парниковая сеялка