Устройство для контроля логических блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК За) а 01 В 3 ЕЛЬСТВ ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ОПИСАНИЕ ИЗ н двтоеСН 0 М СвиДЕт(56) 1. Авторское свидетельство СССР :р 868763, кл, С, 01 Р 11/04, 1982 (прототип),(54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ, БЛОКОВ по ав. св. Р 868763, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия устройства, в него введены буферный регистр, первый преобразователь кодов, перфоратор, второй ".801033994 А блок памяти, считыватель, второй . преобразователь кодов, соединенный выходами с входами блока записи, входомс выходом считывателя, первый вход которого подключен, к первому выходу блока управления и первому входу перфоратора, второй вхрд - к выходу второго блока памяти, соединенного входом с выходом перфоратора, второй вход которого соединен с выходом первого преобразователя кодов, третий вход - с вторив выходом счетчика и первым входом буферного регистрЕ, подключенного вторыми входами к выходам регистра теста, а ,выходом- к входу первого преобразо,вателя кодов еИзобретение относится к контрольяно-измерительной технике и можетбыть использовано для контроля логи"ческих блоков средств ЦВТ.Наиболее близким к предлагаемому является устройство для контролялогических блоков, содержащее блокуправления, блок памяти, соединенмный входом с первым выходом блокауправления, а выходами " с первымивходами блока управления, регистртеста, выходы которого соединенысоответственно с первыми входамиэлементов сравнения и первыми входамми элементов коммутации, вторыевходы которых соединены с третьими 15выходами блока управления, третьи "с выводами контролируемого блокаи с вторыми входамисоответствующихэлементов сравнения, выходы которыясоединены с входами блока управле" 20ния, генератор импульсов, триггер,счетчик, дешифратор, первый эне"мент И и по числу входов регистратеста - вторые элементы И, первыевходы которых соединены с соответствующими выходами блока записи информации, вторые входы -с соответствующими выходамидешифратора, выходы - с входамирегистра теста, первые входы дешиф"ратора подключены к первым выходамсчетчика, второй выхад которогосоединен с третьими входами элементов сравнения и первым входом триггера, второй вход которого.соеди-35нен с первым выходом блока управления, третий вход - с четвертым выхо.дом блока управления, а выход - спервым входом элемента И, второйвход которого подключен к выходу ге рнератора импульсов, а выход - к;входу счетчика и второму входу дешифратора 1).Недостатком известного устройстваявляется низкое быстродействие,обусловленное тем, что наборыконтролирующего теста осуществляется на штеккерном наборном полевручную, при этом допускаютсяЬшибки, Указанные ошибки приводятк зйачительному количеству остановов при контроле по неверным текстами дополнительным затратам временина отыскание ошибок в тесте.Цель изобретения - повышениебыстродействия устройства. . 55Укаэанная целз достигается тем,что устройство для контроля логических блоков, содержащее блокуйравления, блок памяти, соединенный входом. с первым выходом блока 60управления, а выходами в . с первыми входами блока записи, второйвход которого соединен с. вторымвыходом блока управления, регистртеста, выходы которого соединены 65 с первыми входами элементов сравнения и первыми входами элементов коммутации, вторые входы которых соединены с третьими выходами блока управления, третьи " с выводами .контролируемого блока и с вторыми входами соответствукщих:; элементов сравнения., выходы которых соединены с входами блока управления, ге. нератор импульсов, триггер, счетчик дешифратор, первый элемент И и почислу входов регистра теста вторые элементы И, первые входы кото" рых соединены с соответствующими вьщодами блока записи информации, взорые входы - с соответствующими выходами дешифратора, выходы - с входами регистра теста, первые входы дешифратора подключены к пер" вым выходам счетчика, второй выход которого соединенс третьими входами элементов сравнения и первым входом триггера, второй вход которого соединен с первым выходом блока управления, третий входс четвертым выходом блока управления, а выход - с йервым входом первого элемента И, второй вход которого подключен к выходу генератора им- пульсов, а выход - ко входу счетчи" ка .и второму входу дешифратора, введены буферный регистр, первый преобразователь кодов, перфоратор, второй блок памяти, считыватель, второй преобразователь кодов, соединенный выходами с входами блока записи, входом - с выходом считывателя, первый вход которого подключен к первому выходу блока управления и первому входу перфоратора, второй вход - к выходу второго ( блока памяти, соединенного входом с выходом перфоратора, второй вход которого соединен с выходом первого преобразователя кодов, третий вход .- с вторым выходом счетчика и первым входом буферного регистра, подключенного вторыми входами к выходам регистра теста, а выходом - к входу первого преобразователя кодов,На чертеже приведена блок-схема устройства для контроля логическогоблока. Устройство содержит блок 2 управления, первый блок 3 памяти, блок 4 записи, регистр 5 теста, элементы 6 сравнения, элементы 7 коммутации, генератор 8 импульсов, триггер 9, первый элемент 10 И, счетчик 11, дешифратор 123 вторйе элементы Й 13, буферный регистр 14, первый преобразователь 15 кодов,перфоратор 16, второй блок 17 памяти, считыватель 18, второй преобразователь 19 кодов.Устройство работает следуецим образом.Контролируемый блок.1 иМеет и вы. водов для подключений при контроле каждый из которых может быть входом или выходом, Разделение выводов на входы и выходы осуществляют элементы 7, соединяя выходы регистра 5 с входами блока 1 или отключая выходы регистра .,5 от входов блока 1 по сигналам блока 2 управления. Первый блок 3 памяти, авыполненный обычно в виде перестраиваемого штеккерного или тумблерного наборного поля, содержит тестовые слова, представляющие собой совокупность ф 1 ф и 0, собтветствующие входным наборам и эталонным выходньж реакциям блока 1. Проверка осуществляется путем сравнения на элементах 6 выходной реакции эталонного, блока, записанной в ;блоке 3 памяти,с реакцией контролируемого блока 1.Перед йроверкой блок 2 выдает команду, по которой устанавливает триггер 9 в нулевое состояние, и этим запрещает прохождение импульсов с генератора 8 через элемент 10 И на счетчик 11.Эта же команда выбирает .в блоке 3 первое тестовое слово, включает перфоратор 16 и выключает считыватель 18. Одновременно с этим блок 2 переводит элементы 7 в положения, соответствую.щие входам или выходам блока.1. По сигналу Запись блок 2 выводит первое тестовое слово из блока 3 памяти в блок 4, Информация первого тестового слова с выхода блока 4 поступает на первые входы элементов И 13, которые закрыты по вторьм входам сигнала с дешифратора 12.Затем по сигналу фВводф блок 2 устанавливает триггер.9 в единичное состояние, открывая элемент И 10 для прохождения пачки импульсов с генератора 8 на счетный входсчетчика 11 и стробирующнй вход дешифратора 12. В результате дешифратор 12 на своих выходах поочередно один за другим выдает импульсные сигналы,которые стробируют элементы И 13, и последовательно разряд Яа разрядом вводит информацию первого теста из блока 4 через элементы И 13 в регистр теста 5, с выходов которого информация поступает на входы контролируемого блока 1 и эле" ментов 6 сравнения. Импульс пере" полнения счетчика 11 устанавливает триггер 9 в нулевое положение, прекращая прохождение импульсов через элемент И 10, и производит анализ результата сравнения по элементам 6.Этот же сигнал осуществляет .перепись информации из регистра 5 в буферный регистр 14 и перфорацию перфоратором 16 регистра 14, прошедшей предварительно преббразо.ванне в первом преобразователе 15кодов. Закодированная информацияпервого теста заносится во второйблок 17 памяти .на перфоленту.В случае, если выходная эталоннаяинформацию. регистра 5 совпадаетс реакциейблока 1 во всех разрядах,элементы 6 через блок 2 управлениявыводят из блока 3 следующее прове 10,рочное слово и т.д., пока блок1 не будет проверен полностью. Приэтом с помощью блоков 14-16 на перфоленте записывается полнаяпроверяющая программа 1. При невравнении хотя бы на одном из элементов6 блок 2 выдает на блок 4 запрещающий сигнал, останавливая этим проверку. Останов связан либо снеисправностью блока 1, которая2 р устраняется, либо требует коррекциипрограммы, записанной в блоке 3 и повторного ее прогона,35. Перед работой по второму циклуконтроля блок 2 выдает команду, которая устанавливает триггер 9 в ну" левое положение, запрещая прохождение импульсов с генератора 8. Эта 40 же команда, дешифрованная в блока3 18 и 16, отключает первый блок 3 памяти от магистрали, включает перфоратор 16 и включает считыватель .18. В результате на входах блока 4 записи устанавливается информация о первом тесте, выведенная с перфоленты блока 17 считыватель 18 и преобразованная вторым преобразователем кодов 19. По сигналу Запись блок 2 выводит первое тестовое слово из 5 О блока 19 в блок 4 и далее аналогич-ио тому, как в первом цикле, с той лишь разницей, что информация об очередном тесте выводится не из первого блока 3 памяти, а из вто" рого - 17; В результате выполнения второго цикла проверки осуществляется контроль перфоленты, выполненной на этапе первого цикла.Изготовленная и проверенная таким Ф 55бО образом перфолента может теперь быть использована для контроля других изДелий данного типа, причем проверку на устройстве в этом случае можно веСти без первого цикла, а толькоиа втором. После устранения всех ошибок25;перфоленты заканчивается первый цикл,в результате которого на перфолентезаписывается полностью отработанайая контролирующая,программа. Возмож-ные ошибки, возникавшие в процессеперФорации, будут проконтролированына втором цикле контроля, которыйпроводится сразу же после окончанияпервого цикла.1033994 Г Таким образом введение блокОв 14-19позволяет устранить ошибки в пер"Фоленте до проведения контроля,сократить число остановов при составитель В. Дворкин тор В.Пилипенко Техред Ж.Кастелевич Корректор О.БИлйкУираж 710 Подписноетвенного комитета СССРобретений и открытийЖ, Раушская наб 4 Эаказ 5619/4ВНИИП 113035к дв илиал ПНП Патент, г. Ужгород, ул, Проектн ГосудаделамМоск контроле из-эа неверной перфоленты и этим повысить быстродействие устройства контроля.
СмотретьЗаявка
3412805, 25.03.1982
ПРЕДПРИЯТИЕ ПЯ А-1586
НИКОЛАЕВ ЕЛИЗАР ИЛЬИЧ, ХРАПКО ЕФИМ ЗИНДЕЛЕВИЧ
МПК / Метки
МПК: G01R 31/3177
Метки: блоков, логических
Опубликовано: 07.08.1983
Код ссылки
<a href="https://patents.su/4-1033994-ustrojjstvo-dlya-kontrolya-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических блоков</a>
Предыдущий патент: Устройство для контроля свойств тонких резистивных пленок
Следующий патент: Электрическая система для испытания генераторов
Случайный патент: Устройство для защиты от широкополосных помех