Сигнатурный анализатор для контроля цифровых блоков

Номер патента: 1003099

Авторы: Николаев, Храпко

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоаетскикСоциалистическихРеспублик(61) Дополнительное к авт. саид-вуРМ Кп з С 06 Р 15/46 с присоединением заявки М(23) ПриоритетГосударственный комитет СССР ио делам изобретений и открытий(54 ) СИГНАТУРНЫЙ АНАЛИЗАТОР ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВИзобретение относится к контрольно-измернтельной технике и может быть использовано для контроля цифровых блоков радиоэлектронной аппаратуры.Известно устройство контроля многовыходных цифровых узлов, содержащее генератор тестовых наборов, свертку по модулю два, регистр сдвига, сумматор по модулю дваиндикатор и по числу выходных каналов регистры сдвига с сумматором по морГулю два в цепи обратной связи 1 1,Недостатком такого устройстваявляется аппаратурная сложность исвязанная с этим низкая надежностьего работы.Наиболее близким к изобретениютехническим решением является сигнатурный анализатор для контроля цифровых блоков, содержаший блок управления, соединенный своим первым выхедом через эадатчик тестов с входами контролируемого блока, вторыми третьим выходами соответственно спервым и вторым входами блока сжатня информации, блок питания, контактный зонд и индикатор сигнатуры 2. Недостатком известного сигнатурного анализатора является низкая достоверность контроля вследсдвие того,5что в момент получения сигнатуры может иметь место нарушение контактамежду зондом и контролируемой точкойблока. Это приводит к искажению значения снимаемой сигнатуры в даннойточке и принятию неправильного.ре"шения о годности блока,Цель изобретения - повышение достоверности контроля.Поставленная цель достигается тем,что В сигнатурный анализатор дляконтроля цифровых блоков, содержащий блок управления, соединенныйпервым входом через задатчик тестовс входами контролируемого блока, 20 вторым и третьим выходами соответст- венно с первым и вторым входами блокасжатия информации, блок питания, контактный зонд, соединенный входом свыходом контролируемого блока, и первый индикатор, введены первый и второй резисторы, первый и второй дифФеренциальные усилители, первый ивторой элементы .И,второй индикатор,блока сжатия информации, вторым входом - с выходом первого элемента И,первый нход которого соединен счетвертым выходом блока управления,второй вход - с выходом триггера,соединенного первым входом с вторым 5входом блока сжатия информации, вторым входом - с входом второго индикатора и выходом второго элемента И,первый .вход которого соединен с выхо"дом первого дифференциального усилителя, второй вход - с третьим входомблока сжатия информации и выходом .второго дифференциального усилителя,соединенного первым входом с первымвыходом блока питания, вторым входом с первым входом второго дифференциального усилителя, выходом зонда и первыми выводами первого ивторого резисторов, второй входпервого дифференциального усилителя соединен с вторым выходом блокапитания, третий и четвертый выходыкоторого соединены соответственнос вторыми выводами первого и второго резисторов.На фиг. 1 приведена блок-схемасигнатурного анализатора для контроля цифровых блоков; на фиг 2 - блоксхема сжатия информации.; на фиг, 3пример реализации блока управления.Сигнатурный анализатор для контроля цифровых блоков 1 содержит блок2 управления, задатчик тестов 3, блок4 сжатия информации, блок 5 питания,контактный зонд б, первый индикатор7, первый 8 и второй 9 резисторы, 35первый 10 и второй 11 дифференциальные усилители, первый 12 и второй13 элементы И, второй индикатор 14,триггер 15 и буферный регистр 16Блок 4 сжатия информации представляет собой сдвигающий регистр 17,охваченный кольцом обратной связичерез элемент 18 сложения по модулю два,Блок 2 управления, состоящий из 45 генератора 19, элемента И 20, тригге" ра 21, счетчика 22, дешифратора 23, элемента ИЛИ 24, кнопок 25 и 26, синхронизирует работу всего устройства, вырабатывая сигналы "Начало", 5 О "Сдниг", "Конец" и "Адрес".Задатчик тестон 3, представляющий собой блок постоянной памяти, по ад" ресу, задаваемому блоком 2 управления, выдает на контролируемый блок 55 1 последовательность контрольных тестов.Контактный зонд б осуществляет подключение контрольных точек цифрового блока 1 через второй дифферен- О циальный усилитель 11 к входу блока 4 сжатия информации.Триггер 15 и элемент И 12 вырабатывают сигнал вывода сигнатуры из блока 4 сжатия информации в буферный 65 регистр 16, состояния которого индицируются на индикаторе 7.Первый 8 и второй 9 резисторы,подключенные соответственно к выводам "Корпус" и "+5 В" блока 5 питания, выбраны таким образом, что вих общей точке возникает запрещенный потенциал около +1,5 В в случае,если отсутствует контакт между зондом б и контрольной точкой блока 1.В случае наличия контакта н общейточке резисторов 8 и 9 присутствуютсигналы логического "0" (0,4 В )или логической "1" (Ъ 2,4 В).Первый 10 и второй 11 дифферен-циальные усилители и второй элементИ 13 осуществляют измерение потенциала в контрольной точке, которая подключается через зонд б на первый (отрицательный ) нход первого 10 дифФеренциального усилителя и второйположительный ) вход второго 11 диф .ференциального усилителя. На второй.положительный) вход первого 10 дифференциального усилителя подаетсяс блока 5 питания верхнее опорноенапряжение +2,4 В, а на первый(отрицательный ) вход второго 11дифференциального усилителя подается нижнее опорное напряжение +0,4 Вс блока 5 питания,Индикатор 14 Фиксирует на своемтабло отсутствие контакта.Устройство работает слеДующимобразом.По нажатию кнопки 25 триггер 21блока управления 2 устанавливается вположение, которое блокирует поступление импульсов с генератора 19 черезэлемент И 20 на счетчик 22, которыйустанавливается в исходное состояние, По нажатию кнопки 26 "Пуск"триггер 21 открывает элемент 20 Ии импульсы с генератора 19 поступаютна счетчик 22. Дешифратором 23 вырабатываются командные импульсы "Начало" и "Конец", а между ними элементИЛИ 24 вырабатывает серию импульсовсдвига, поступающих на блок 4 сжатия информации. Счетчик,22 вырабатывает адрес, .поступающий на задатчиктестов 3. По сигналу "Начало" блока 2 управления блок 4 сжатия информации сбрасывается в исходное состояние,а триг" гер 15 устанавливается в положение, открывающее вентиль И 12. Задатчик тестов 3 н соответствии с адресами из блока управления 2 выпчет на кон-, тролируемый блок 1 последовательно один элементарный тест за другим.Последовательность логических сигналов ( "0"0,4 В и "1" Ъ 2,4 В) через зонд 6 поступает на входы дифференциальных усилителей 10 и 11.При наличии контакта между зондом 6 и контролируемой точкой блока 1 первый 8 и второй 9 резисторы не меняютпотенциалов логических "О" и "1" на входе дифференциальных усилителей 10 и 11, При "0"на входах усилителей на выходе первого 10 усилителя присутствует "1", на выходе второго 11 усилителя - "0", при "1" на входе усилителей на выходе первого 10 усилителя - "0", на выходе второго 11 усилителя - "1". На выходе элемента И 13 сигнал всегда равен "0" и индикатор 14 показывает наличие 10 контакта, а вентиль И 12 открыт триггером 15.Последовательность нулей и единиц в контролируемой точке блока 1 повторяется на выходе второго дифферен циального усилителя 11 и поступает на вход блока 4 сжатия информации, куда записывается по сигналам "Сдвиг" с блока 2 управления.По сигналу "Конец" с блока 2 управления, проходящего через открытый вентиль И 12, осуществляется перепись информации из блока 4 сжатия информации в буферный регистр 16 и индикация ее на индикаторе 7 сигнатуры.Если за время между сигналами "На" чало" и "Конец"произошло нарушение контакта между зондом б и контролируемой точкой блока 1, в точке между первым 8 и вторым 9 резисторами устанавливается запрещенный потенциал +1,5 В. В результате на выходах обоих усилителей 10 и 11 присутствует одновременно уровень "1", На выходе .элемента И 13 возникает сигнал "1", который устанавливает триггер 15 в 35 положение, блокирующее элемент И 12. Индикатор 14 показывает отсутствие контакта. Возникающий затем сигнал "Конец" не проходит через элемент И 12 и не выводит инФормацию из блока 4 О 4 в регистр 16Таким образом, запись в буферный регистр 16 осуществляется только в том случае, если за время снятия сигнатуры между. сигналами "Начало" и фКонец" не появлялся сигнал отсутствия контакта с элемента И 13.Введение первого 8 и второго 9 резисторов, первого 10 и второго 11 дифФеренциальных усилителей, первого 12 и второго 13 элементов И, индикатора 14, триггера 15 и буФерного регистра 16 позволяет повысить достоверность контроля за счет непрерывного анализа наличия контакта между зондом и контролируемой точкой блока 55 и исключает возможность исказ дниясигнаруты в процессе ее съема.формула изобретенияСигнатурный анализатор для контроля цифровых блоков, содержащий блокуправления, соединенный первым входомчерез задатчик тестов с входами контролируемого блока, вторым и третьимвыходами соответственно с первым ивторым входами блока сжатия информации, блок питания, контактный зонд,соединенный входом с выходом контролируемого блока, и первыйиндикатор,о т л и ч а ю щ и й с я тем, что,с целью повышения достоверности контроля, в него введены первый и второй резисторы, первый и второй дифференциальные усилители, первый ивторой элементы И, второй индикатор,триггер и буферйый регистр, соединенный выходом с входом первого индикатора, первым входом с выходом блокасжатия информации, вторым входом свыходом первого элемента И, первыйвход которого соединен с четвертымвыходом блока управлЕния, второйвход - с выходом триггера, соединенного первым входом с вторым входомблока сжатия информации, вторым вхо"дом с входом второго индикатора ивыходом второго элемента И, первыйвход которого соединен с выходом первого дифференциального усилителя,второй вход - с третьим входом блокасжатия информации и выходом второгодифференциального усилителя, соединенного первым входом с первым выходом блока питания, вторым входом спервым входом второго дифференциального усилителя, с выходом зонда и с первыми выводами первого ивторого резисторов, второй вход первого дифференциального силитвля соединен с вторым выходом блока питания, третий и четвертый выходы которого соединены соответственно свторыми выводами первого и второгорезисторов.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРпо заявке Р 2769899/24,кл. С Об Р 15/46, 1979.2. Сигнатурный анализатор.-"Электроника", 1977, Р 5, с. 23-33 (прототип).

Смотреть

Заявка

3333871, 02.09.1981

ПРЕДПРИЯТИЕ ПЯ А-1586

НИКОЛАЕВ ЕЛИЗАР ИЛЬИЧ, ХРАПКО ЕФИМ ЗИНЬДЕЛЕВИЧ

МПК / Метки

МПК: G06F 11/25

Метки: анализатор, блоков, сигнатурный, цифровых

Опубликовано: 07.03.1983

Код ссылки

<a href="https://patents.su/4-1003099-signaturnyjj-analizator-dlya-kontrolya-cifrovykh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Сигнатурный анализатор для контроля цифровых блоков</a>

Похожие патенты