Устройство для фазовой синхронизации

Номер патента: 944133

Авторы: Меркуль, Русак

ZIP архив

Текст

ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик оц 944133(22) Заявлено 31. 12.80 (21) 3227307/18-09с присоединением заявки йх -(Ы)М. Кл. Я 04 Ь 7/06 Ъвударстихей кветет СССР ав двам изобретений в втхрытвй(54) УСТРОЙСТВО ДЛЯ фАЗОВОЙ СИНХРОНИЗАЦИИ 1Изобретение относится к технике передачи дискретной информации на расстояние и может быть использовано в аппаратуре приема дискретной информации по линиям связи.5Известно устройство для фаэовой синхронизации, содержащее последовательно соединенные интегратор, управляемый генератор, делитель частоты и счетчик синхроимпульсов, а также элемент И 11.Однако известное устройство имеет сравнительно низкую точность синхронизации, обусловленную сравнительно большим периодом измерения величины фазового рассогласования. 15Цель изобретения - повышение точности синхронизации путем уменьшения периода измерения величины фазового рассогласования..Цель достигается тем, что в устрой ство для фаэовой синхронизации, содержащее последовательно соединенные интегратор, управляемый генератор, делитель частоты и счетчик синхроимпульсов,а также элемент И, введены блок задержки и последовательно:соединенные блок выделения фронтов сигнала, преобразователь и регистр рассогласованиявыходы которого подключены ко входу интегратора и первому входу элемента И, к второму входу которого подключен выход управляемого генератора, а выход элемента И подключен к счетному входу регистра рассогласования, при этом выход блока выделения фронтов сигнала через блок задержки подключен ко входу сброса счетчика синхроимпульсов и корректирующему входу делителя. частоты, выход которого подключен к второму входу преобразователя, к третьему входу которого подключен выход счетчика синхроимпульсов.На чертеже представлена структурная электрическая схема устройства.Устройство содержит блок 1 выделения фронтов сигнала, блок 2 задержки, элемент И 3, преобразователь 4, регистр 5 рассогласования, интегратор 6,944133 3управляемый генератор 7, делитель 8 частоты, счетчик 9 синхроимпульсов.Устройство работает следующим образом.Передние фронты сигналов информации с блока 1 вьщеления фронтов сигнала возбуждают преобразователь 4, на второй вход которого поступают сигналы со второго выхода делителя частоты, код на котором указывает величину рассо- О гласования фаз синхроимпульсов и сигналов информации, а на третий вход преобразователя поступают сигналы с выхода счетчика синхроимпульсов, код последнего фиксирует время отсутствия сигналов информации из линии связи,Преобразователь 4 путем деления кода делителя 8 частоты на код счетчика 9 . синхроимпульсов определяет знак и код рассогласования и устанавливает в со- п ответствующее положение триггеры на регистре 5.рассогласования.Сигнал с,выхода регистра 5 рассогласования возбуждает интегратор 6. Время возбуждения интегратора 6 определяется количеством синхроимпульсов, . поступающих на счетный вход регистра 5 рассогласования с элемента И 3, вы-. зывающих переполнение регистра 5 рассогласования. В случае переполнения эО регистра 5 рассогласования прекращается появление сигналов с выхода элемента И 3 и производятся блокировка возбуждения интегратора 6. Задержанным сигналом с блока 1 выделения фронтов сигнала на блоке 2 задержки производится корректировка кбда на делителе 8 частоты и сбрасывается код на счетчике 9 синхроимпульсов. Изменение потенциала на выходе интегратора 6 вызывает изменение частоты на выходе управляемого генератора 7. Таким образом, устройство для фазо- вой синхронизации обеспечивает повышение точности синхронизации путем уменьшения периода измерения величины фазового рассогласования. формула изобретения Устройство для фазовой синхронизации, содержащее последовательно соединенные интегратор, управляемый генератор, делитель частоты и счетчик синхроимпульсов, а также элемент И, о т л и - ч а ю щ е е с я тем, что, с целью повышения точности синхронизации путем уменьшения периода измерения величины фазового рассогласования, введены блок задержки и последовательно соединенные блок выделения фронтов сигнала, преобразователь и регистр рассогласования, выходы которого подключены к входу интегратора и первому входу элемента И, к второму входу которого подключен выход управляемого.генератора, а выход элемента И подключен к счетному входу регистра рассогласования, при этом выход блока вы- деления фронтов сигнала через блок задержки подключен к входу сброса счетчика синхроимпульсов и корректирующему входу делителя частоты, выход которого подключен к второму входу преобразователя, к третьему входу которого подключен выход счетчика синхроимпульсов. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРНГИ 605328., кл. Н. 04 Ь 7/06, 1972944133 Тираж 688 ПНИИПИ Государственного комитета СССпо делам изобретений и открытий3035, Москва, Ж, Раушская наб.,аз 5158 пис кое илиал ППП "Патент", г. Ужгород, ул. Проектная,Составитель Г. Лерантовичактор И. Митровка ТехредМ.Гергель Корректор Ю. Макаренко

Смотреть

Заявка

3227307, 31.12.1980

ПРЕДПРИЯТИЕ ПЯ В-2129

МЕРКУЛЬ ВАЛЕРИЙ ВАСИЛЬЕВИЧ, РУСАК МИХАИЛ ИВАНОВИЧ

МПК / Метки

МПК: H04L 7/06

Метки: синхронизации, фазовой

Опубликовано: 15.07.1982

Код ссылки

<a href="https://patents.su/3-944133-ustrojjstvo-dlya-fazovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для фазовой синхронизации</a>

Похожие патенты