Дублированное устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советских Соцнаектическик Республик(5 ЦМ. Кл.з О 05 В 23/02 Гесуяарствениый комитет СССР о дмаи язобретений я открмтяйИнститут математики и кибернетики АН Литовской ССР(54) ДУБЛИРОВАННОЕ УСТРОЙСТВО Изобретение относится к автоматике и вычислительной технике и может быть использовано для обнаружения отказов типа фпостоянный нуль" и "постоянная единица" дублируемых систем дискретногО действия с одновременным сохранением исправной выходной информации.Известно дублированное устройство, содержащее два идентичных логических блока, входы которых подключены к входным шинам, две схемы сравненияи схему ИЛИ 12.Однако это устройство неспособно обнаружить и отключить от выхода 5 устройства отказавшую дублируемую систему.Наиболее близким техническим решением к изобретению является дублированное устройство, содержащее два 20 дублируемых блока, выходы которых подключены ко входам схемы сравнения и к первым входам схемы совпадения соответственно, а выходы последних соединены со входами схем ИЛИ 2., 2 ъНедостатком известного устройства является то, что оно не позволяет обнаружить отказавший блок и под" ключить к выходу устройства выход исправного дублируемого блока и, тем. 30 самым, ошибочная информация попадает в последующие устройства.Цель изобретения в .повышение надежности устройства.Эта цель достигается тем, что в дублированное устройство, содержащее элемент ИЛИ, два дублируемых блока, подключенных выходами к первым входам первого блока сравнения и к пер" вым входам соответствующих вторых блоков сравнения, введены четыре элемента И, три блока задержки, два триггера и два блока памяти, соединенных входами с выходами соответствующих дублируемых блоков, а выходами - со вторыми входами соответствующих вторых блоков сравнения, подключенных выходами к первым входам соответственно первого и второго элементов И, соединенных вторыми входами с выходомпервого блока сравнения и со входом первого элемента задержки, подсоединенного выходом че-. рез первый триггер к третьим входам первого и второго элементов И, подключенных выходами через соответственно второй и третий элемент задержки ко входам второго триггера,выходы которого подсоединены к первые входам третьего и четвертого элемен 881682тов И, соединенных вторыми входами свыходами соответствующих блоков па-:мяти, а выходами - со входами элемента ИЛИ.На фиг. 1 представлена блок-схема,устройства; на Фиг. 2 временные диаграммы работы устройства.Устройство содержит два дублируемых блока 1 и 2, первый блоксравнения 3, два блока памяти 4 и5, вторые блоки 6 и 7 сравнения,первый и второй, элементы И 8 и 9,три блока задержки 10-12, два триггера 13 и 14, третий и четвертый элементы И 15 и 16, элемент ИЛИ 17,Устройство рабОтает следующим образом. 15В исходном положении первый триг"гер 13 находится в нулевом состоянии, а второй триггер 14 может находиться в любом состоянии. При исправных дублируемых блоках 1 .и 2 20сигнал на выходе первого блока сравнения 3 отсутствует, и триггера 13и 14 не меняют своих исходных сос"тояний. Сигналы с выходов дублируемых блоков 1 и 2 поступают на блоки памяти 4 и 5 (фиг.2 а,б) и, задержанные на один разряд, либочерез третий элемент И 15, либо через четвертый элемент И 16 поступаютна один из входов элемента ИЛИ 17и далее на выход устройства. Пустьв исходном положении второй триггер14 находится в нулевом состоянии.Тогда на выход устройства сигналыпоступают от дублируемого бЛока 2через второй блок памяти 5 и четвертый элемент И 16 (фиг.2 к).При отказе типа "постоянная единица" одного из дублируемых блоков,например блока 2, появляется сигнална выходе первого блока сравнения 3 40(фиг. 2 в ), затем через второй элементГ 9 (фиг,2 е)и третий блок задержки 12поступает на единичный вход второготриггера 14 и переводит его в единичное состояние (фиг. 2 з). Таким 4образом, сигналы на вход устройствабудут поступать от исправного дублируемого блока 1 через первый блокпамяти 4 и третий элемент И 15(фиг.2 и). Сигнал с выхода первогоблока сравнения 3 не может пройтичерез первый элемент И 8, так как вэтот момент отсутствует сигнал навыходе второго блока сравнения 6(фиг.2 г момент с), который сравнивает очередной выходной сигнал дублируемого блока 1 с предыдущим выходным сигналом того же блока и таким образом проверяет изменение сиг-нала на выходе дублируемого блока 1.На выходе блока сравнения 7 выход- Щной сигнал появляется (фиг.2 д момент т), и сигнал с выхода первогоблока сравнения 3 через второй элемент И 9 и третий блок задержки 12поступает на единичный вход второго д триггера 14. Сигнал с выхода первогоблока сравнения 3 через первый блокзадевжки 10 поступает также на единичный вход первого триггера 13, перево"гдит его в единичное состояние и закрывает первый и второй элементы И 8 и 9 для последующих сигналов с выхода первого блока сравнения 3, Информационные сигналы на входы третьего и четвертого элементов И 15 и 16 подаются с выходов блоков памяти 4 и 5, а не прямо с выходов дублируемых блоков 1 и 2, чтобы ни один ошибочный сигнал нс появился на выходе устройства. Поэтому сигналы на выходе устройства являются сдвинутыми на один разряд по сравнению с сигналами на выходахдублируемых блоков 1 и 2 (фиг.2 л).Аналогичным образом устройство работает и при отказе типа "постоянная единица" дублируемого блока 1.В этом случае сигнал с выхода первого блока сравнения 3 проходит через первый элемент И 8, подтверждает нулевое состояние второго триггера 14, а выходные сигналы с выхода исправного дублируемого блока 2 через второй блок памяти 5, четэертыйэлемент И 16 и элемент ИЛИ 17 поступают на выход устройства. Аналогичным образом устройство работает и при отказе типа "постоянный нуль" дублируемых блоков,Таким образом, отказ типа "постоянная единица" или "постоянный нуль" дублируемого блока характеризуется несовпадением его выходногосигнала с выходным сигналом другогодублируемого блока и одновременнымсовпадением с предыдущим собственнымвыходнымсигналом. Отказы вышеуказанного типа частот встречаются в устройствах дискретного действия, а предложенное устройство позволяетисключить ошибочные сигналы на выходе устройства, появляющиеся по причине возникновения таких отказов.Формула изобретенияДублированное устройство, содержащее элемент ИЛИ, два дублируемых блока, подключенных выходами к первым входам первого блока сравнения и к первым входам соответствующих вторых блоков сравнения, о т л ич а ю щ е е с я тем, что, с целью повышения надежности устройсква, в него введены четыре элемента И,три блока задержки, два триггера и два блока памяти, соединенных входами с выходами соответствующих дублируемых блоков, а выходами - со вторыми входами соответствующих вторых блоков сравнения, подключенных выходами к первым входам соответственнопервого и второго элементов И, соеди881682 Источники информации,5 принятые вЬ внимание при экспертизе1. Ав"орское свидетельство СССРР 424120, кл. О 05 В 23/02 1972.2. Авторское свидетельство СССРМ 283688, кл. 6 06 Г 11/00, 19683 О (прототип).) фр 943 Подписи НИИПИ Заказ 9968 од,ул.Проектная,4 Филиал ППП "Патент", г ненных вторыми входами с выходом первого блока сравнения и со входом первого элемента задержки, подключенноговыходом через первый триггер к третьимвходам первого и второго элементовИ, подключенных выходами через соответственно второй и третий элемент задержки ко входам второготриггера, выходы которого подсоединены к первым входам третьего и четвертого элементов И, соединенных вторыми входами с выходами соответствующих блоков памяти, а выходамисо входами элемента ИЛИ.
СмотретьЗаявка
2869707, 14.01.1980
ИНСТИТУТ МАТЕМАТИКИ И КИБЕРНЕТИКИ АН ЛИТОВСКОЙ ССР
ЖУКАУСКАС КОНСТАНТИНАС ПЯТРО, СЕРАПИНАС КАЗИС-ПРАНАС ЛЮДОВИЧ
МПК / Метки
МПК: G05B 23/02
Метки: дублированное
Опубликовано: 15.11.1981
Код ссылки
<a href="https://patents.su/3-881682-dublirovannoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Дублированное устройство</a>
Предыдущий патент: Устройство для допускового контроля временных команд
Следующий патент: Устройство для испытания контактов реле
Случайный патент: Шарнирно-рычажный дифференциал э. м. кудинцева