Устройство цикловой синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 801288
Автор: Слюсаренко
Текст
Сфюз Советскни Социалнстических РеспубликОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ 1 ц 801288(51)М. Кл. Н 04 (. 7/08 с присоединением заявки йо Государственный комитет СССР ао делам изобретений н открытий(54) УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ Изобретение относится к технике передачи дискретной информации и может использоваться н радиоприемных устройствах дискретных сигналов,Известно устройство цикловой синхронизации, содержащее последовательно соединенные блок регистрации посылок информации, блок выделения сигнала синхронизации по циклам, блок защиты от ложного поиска синхрониэма блок установки распределителя циклов и распределитель циклов, выходы которого подключены к второму входу блока ныделения сигнала синхронизаии по циклам, и декодер, а ко второвходу распределителя циклов водключен первйй выход блока синхронизации по циклам, второй выход которого подключен к первому входу блока регистрации посылок информации, 20 при этом нход блока синхронизации по циклам объединен с вторыми входами блока регистрации посылок информации и декодера 1 .Однако данное устройство не обеспе чивает защиты от потерь информации при сбоях синхронизма по циклам в симплексных системах связи.Цель изобретения - повышение помекозащищенности. 30 Укаэанная цель достигается,тем, что в устройство цикловой синхронизации, содержащее последовательно с соединенные блок регистрации посылок информации, блок выделения сигнала синхронизации по циклам, блок защиты от ложного поиска синхронизма, блок установки распределителя циклов и распределитель циклов, выходи которого подключены к второму входу блока выделения сигнала синхронизации по циклам,и декодер, а ко второму входу распределителя циклов подключен первый выход блока синхронизации по циклам, второй выход которого подключен к первому входу блока регистрации посылок информации, при этом вход блока синхронизации по циклам объединен с вторыми входами блока регистрации п,силок информации и декодера, дополнительно введен блок защиты от потерь инФормации, к первому, второму и третьему входам которого подключены, соответственно, вход блока регистрации посылок информации, второй и третий выходы блока ныделения сигнала синхронизации по циклам, причем блок защиты от потерь информации выполнен в виде последовательно соединенных пер 801288ного блока задержки, блока записи,блока выделения сигнала синхронизации по циклам, генератора тактовыхимпульсов, распределителя циклов идекодера, а также второй блок задержки, выход которого подключен квторому входу блока записи, второйвыход которого подключен к второмувходу декодера, при этом вход первого блока задержки, третий входблока записи и вход второго блоказадержки являются, соответственно,первым, вторым и третьим входами блока защиты от потерь информации.На чертеже представлена структурная электрическая схема предлагаемого устройства. 15Устройство содержит блок 1 регистрации посылок информации, блок 2 выделения сигнала синхронизации поциклам, блок 3 защиты от ложного поиска синхрониэма, блок 4 установки 2 Ораспределителя циклов, распределитель 5 циклов, декодер 6, блок 7синхронизации по циклам, блок 8 защиты от потерь информации. Блок 8содержит первый блок 9 задержки, 25блок 10 записи, блок 11 выделениясигнала синхронизации по циклам, генератор 12 тактовых импульсов, распределитель 13 циклов, декодер 14,второй блок 15 задержки,Устройство цикловой синхрониэа -ции работает следующим образом.С распределителя 5 циклов на блок2 выделения сигнала синхронизациипо циклам поступает импульс, определяющий момент поступления импульсов синхронизации. Если в этот момент времени в принимаемом сигналеотсутствуют импульсы синхронизации,то блок 2 вьщеления сигнала синхронизации по циклам выдает импульс 4 О"отсутствие синхронизма", которыйпоступает в блок 10 записи. Для записи кодового блока, во время декорирования которого происходитсбой н устройстве, неверно декодированный блок задерживается первымблоком 9 задержки настолько, чтобыимпульсом "отсутствие синхронизма",запустился блок 10 записи и записьпроизводилась до поступления наблок 10 записи неверно декодированного кодового блока. Чтобы и бежать ложного поиска синхронизма приисЪажении синхрониэирующих кодовыхимпульсов, сигналы "отсутствие синхрониэма" интегрируются блоком 3 защиты от ложного поиска синхронизма.Блок 3 вьщает импульс на блок 4 установки распределителя циклов, который корректирует работу распределителя 5 циклов до тех пор, пока им- Япульс, соответствующий моменту прихода синхрониаирующих импульсов сраспределителя 5 циклов, не совпадет н блоке 2 выделения сигналасинхронизации по циклам с синхрониэирующими импульсами в принимаемом сигнале. В случае совпадения этих импульсов блок 2 выделения сигнала синхронизации по циклам останавливает работу блока 3 защиты от ложного поиска синхронизма и блока 10 записи. Импульс "есть синхронизм" проходит на блок 10 записи через второй блок 15 задержки с тем, чтобы остановить запись после того, какзапишется кодовый блок, во время декодирования которого происходит восстановление синхронизма, и который может быть декодирован неверно. Свыхода блока 10 записи сигнал поступает на декодер 14 и на блок 11 выделения сигнала синхронизации по циклам, импульсом которого запускается генератор 12 тактовых импульсов, который выдает импульсы с частотой следования импульсов информации на распределитель 13 циклов,управляющий работой декодера 14. Процесс повторяется до правильного декодирования блоков информации.Формула изобретения1.устройство цикловой синхронизации, содержащее последовательно соединенные блок регистрации посылок информации, блок выделения сигнала синхронизации по циклам, блок защиты от ложного поиска синхрониэма, блок установки распределителя циклов и распределитель циклов, выходы которого подключены к второму входу блока выделения сигнала синхронизации по циклам, и декодер, а ко второму входу распределителя циклов подключен первый выход блока синхронизации по циклам, второй выход которого подключен к первому входу блока регистрации посылок информации, при этом вход блока синхронизации по циклам объединен с вторыми входами блока регистрации посылок информации и декодера, о т. л и ч а ю щ ее с я тем, что, с целью повышения помехоэащищенности, в него введен блок защиты от потерь информации, к первому, второму и третьему входам которого подключены, соответственно, вход блока регистрации посылок информации, второй и третий выходы блока выделения сигнала синхронизации по циклам.2. Устройство по п, 1, о т л ич а ю щ е е с я тем, что блок защиты от потерь информации выполнен в ниде последовательно соединенных первого блока задержки, блока записи, блока выделения сигнала синхронизации по циклам, генератора тактовых импульсов, распределителя циклов и декодера, а также второй блок задержки, выход которого подключен к второму входу блока записи, вто801288 рой выход которого подключен к второму входу декодера, при этом входпервого блока задержки, третий входблока записи и вход второго блоказадержки являются, соответствено,первым, вторым и третьим входамиблока защиты от потерь информации. Источники информации,принятые во внимание при экспертизе1. Мартынов Е,М. Синхронизация в системах передачи дискретных сообщений. М., "Связь", 1972, с, 145, рис. 8.1 (прототип). Составитель М. Хазанедактор М. Митровка Техред Н.Ковалева Корректор Е. Папп 10459/80 ВНИИПИ по де 3035 Мосаж 709нного коений и оРаушская каз Тир ПодписноеГосударстве митета СССРлам изобрет ткрытий11 , ква, Ж, наб., д. 4/5 иал ППП "Патент", г. Ужгород, ул. Проектная, 4
СмотретьЗаявка
2731938, 23.02.1979
ВОЙСКОВАЯ ЧАСТЬ 13991
СЛЮСАРЕНКО МИХАИЛ ЮРЬЕВИЧ
МПК / Метки
МПК: H04L 7/08
Метки: синхронизации, цикловой
Опубликовано: 30.01.1981
Код ссылки
<a href="https://patents.su/3-801288-ustrojjstvo-ciklovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство цикловой синхронизации</a>
Предыдущий патент: Способ цикловой синхронизацииблочного кода
Следующий патент: Устройство фазирования по цик-лам
Случайный патент: Устройство памяти приращений цифрового дифференциального анализатора