Устройство для преобразования параллельного кода в последовательный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советских Социалнстических Республик(22) Заявлено 080179 (21) 2709515/18-24 (51) М Кл с присоединением заявки ЙоГосударственный комитет СССР оо делам изобретениЯ и открытий(54) УСТРОЙСТВО ВЛЯ ПРЕОБРАЗОВАНИЯПАРАЛЛЕЛЬНОГО КОДА В ПОСЛЕДОВАТЕЛЬНЫЙ Изобретение относится к обЛасти вычислительной техники и может быть использовано для преобразования параллельного двоичного кода в последовательный двоичный код. 5Известны устройства для параллельно"последовательного и последовательно-параллельного преобразования кодированного двоичным кодом сигнала, у которых сигналы яа выходах импульс ного распределителя формируются при помощи двоичного счетчика и соединенной с ныходами двоичного счетчика схемой совпадения. С р-го ныхода схемы совпадения сигнал снимается тогда и 15 только тогда, когда двоичный счетчик сосчитал в дноичной системе число Последовательный код снимается с выхода схемы ИЛИ, входы которой подключены к выходам схемы совпадения (1). 20При увеличении разрядов преобразуемого кода в устройстве усложняются двоичный счетчик и схема совпадения и увеличивается необходимое количество входов схемы ИЛИ. 25Наиболее близким техническим решением к изобретению является устрой,ство для преобразования параллельного кода в последовательный 2, содержащее генератор импульсов, выход 30 которого соединен с информационным входом счетчика, выходы которого соединены с дешифратором. Выходы дешифратора соединены с первой группой входов блока элементов И, вторая группа входов которого соединена с выходами регистра. Информационные входы регистра подключены к входным шинам, а управляющий вход соединен с выходом блока управления. Выходы бло д ка элементов И соединены со входами элемента ИЛИ, выход которого подключен к выходной шине.Преобразование параллельногокода; в последовательный происходит путем поочередного подключения выходов регистра через элементы И на вход элемента ИЛИ, а затем к выходной шине. Выбор нужного элемента И осуществляется с помощью дешифратора и определяется состоянием счетчика.В этом устройстве унеличение разрядности преобразуемых кодон приводит к увеличению количества необходимых элементов блока элементов И и входов схемы ИЛИ, равное количеству разрядов н преобразуемом коде 1 разрядности счетчика, так как количест" во состояний счетчика должно быть не меньше количества разрядов преоб78586 Раэуемого кода и количества схем совпадения дешифратора и их усложнению.Целью изобретения является упро" щение устройства при увеличении количества входных шин.Эта цель достигается тем, что устройство для преобразования параллельного кода в последовательный, содержащее генератор импульсов, счетчик, дешифратор, синхронизатор и элементы И, причем первый выход-синхронизатора подключен к установочному входу счетчика, вход которого соединен с выходом генератора импульсов, а вы- . ходы Счетчика - с выходами дешифратора, выходы которого соединены с пер 15 ными входами элементов И, выходы которых подключенч ко входам элемента ИЛИ,выход которого является выходом устройства, содержит и сдвиговых регистров. Входы 3-го сдвигового ре- Щ гистра подключены к входам устройства (3=1,п; )с= 3, 3+п3+7 п), причем выходы сдвиговых регистров соединены со вторыми входами элементов И, управляющие входы разрешения сдвига сдвиговых регистров соединены с первыми входами соответствующих элементов И,управляющие входы разрешения приема кода соединены со вторым выходом синхронизатора.На чертеже представлена структур- ЗО .ная схема устройства для преобразования параллельного кода в последдвательный.Устройство содержит и сдвиговых регистров 1, элементы И 2, генератор 35 3, синхронизатор 4, дешифратор 5, входы которого подключены к выходам счетчика б, а выходы - к пернымнходам элементов И 2 и управляющим входам разрешения сдвига регистров 1, 4 О 3-й выход дешифратора 5 подключен к первому входу элемента И 2 и управляющему входу разрешения сдвига 3-го регистра 1. Выход 3-го регистра 1подключен ко второмувходу 3-го элемента И 2.Входы элемента ИЛИ 7 подключены к выходам элементов И 2., а его выход к выходной шине устройства. Выход генератора 3 подключен к счетному входу счетчика б. Первый выход блока о управления 4 подключен к установочному входу счетчика, а второй выход - к управляющим входам разрешения приема кода, которые подключены к входным шинам 8 устройства. 55Перед началом работы со второго выхода синхронизатора 4 на управляющие входы разрешения приема кода регистров 1 поступает сигнал, по которому в регистры записывается подле" жащий преобразованию параллельный код. С первого ныхода блока управления 4 поступает сигнал на счетчик б, по которому он устанавливается в исходное состояние. Импульсы, поступающие от генератора 3 на счетный вход счетиика б, изменяют его состояние. В результате на выходах дешифратора 5 появляются сигналы, которые поступают на первые входы элементов И З,отпирают поочередно иэ этих элементов для:передачи информации с выходов регистров 1 через элемент ИЛИ 7 на выходную шину. Сигналы с выходов дешифра" тора 5 поступают также на управляющие входы разрешения сдвига регистрон 1, причем импульс сдвига. подается на регистр 1 в следующем такте, после того, как информация с его выхода через выбранный элемент И 2 поступила на нход элемента ИЛИ 7.В результате частота сдвига инФормации н регистрах 1 в и раэ меньше частоты выдачи последовательного кода на выходе шины устройства. Число элементов И 2, число входов элемента ИЛИ 7 и число состояний счетчика равны числу сдвиговых регистров, которое меньше числа разрядов н преобразуемом коде..Формула изобретенияУстройство для преобразованияпараллельного кода в последовательный,содержащее генератор импульсов, счет чик, дешифратор, синхронизатор и элементы И,причем первый выход синхронизатора подключен к установочному входу счетчика, счетный вход которогосоединен с выходом генератора импульсов, а выходы счетчика соединены совходами дешифратора, выходы которогосоединены с первыми входами элементовИ, выхода которых подключены к входам элемента ИЛИ, выход. которого является выходом устройства, о т л ич а ю щ е е с я тем, что, с цельюупрощения устройства при увеличенииразрядности преобразуемого кода, оносодержит и сдвиговых регистров, входы 3-го сдвигового регистра подключены к нходамл устройства (3=1 п,)с=3 3+и. З+7 и), выходы сдвиговых регистров соединены со вторымивходами элементов И, управляющиевходы разрешения сдвига регистровсоединены с первыми входами соответ"ствующих элементов И, управляющиевходы разрешения приема кода - совторым выходом синхронизатора,Источники информации,принятые во внимание при экспертизе1. Заявка ФРГ 9 1162408,кл, 6 06 Г 5/04, 1964.2. Авторс)се свидетельство СССР9 549804, кл. 6 06 Р 5/06, 1975 (прототип) .785865 Составител Техред Н,Б актор Л.Утехин Подписное илиал ППП Патент, г.уагород, ул.Проектна аказ 8845/52 Тира ВНИИПИ Государственн по делам изобретен 113035, Москва, Ж.Кайдановрка Корректор,М.Шароши 751о комитета СССРи открытийРаушская наб., д.4
СмотретьЗаявка
2709515, 08.01.1979
ПРЕДПРИЯТИЕ ПЯ В-8117
МАЛАХОВ АЛЕКСАНДР СЕРГЕЕВИЧ, СОСИН ЭДУАРД МАТВЕЕВИЧ
МПК / Метки
МПК: G06F 5/04
Метки: кода, параллельного, последовательный, преобразования
Опубликовано: 07.12.1980
Код ссылки
<a href="https://patents.su/3-785865-ustrojjstvo-dlya-preobrazovaniya-parallelnogo-koda-v-posledovatelnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования параллельного кода в последовательный</a>
Предыдущий патент: Устройство для ввода информации
Следующий патент: Устройство для сравнения чисел
Случайный патент: Дождевальный аппарат