Формирователь серии импульсов

Номер патента: 783957

Авторы: Буевич, Левин, Лутченко, Полонников, Скороходов

ZIP архив

Текст

Сфюз Сееетсима Севрюеектичееина Оефвубдик(22) Заявлено 090878 (21) 2654437/18-21с присоединением заявки ИЯ(51)м. кл. Н 03 К 3/64 1 всударствекяык кемвтет СССР яо дмам нзобретекнй я открытка(54) ФОРМИРОВАТЕЛЬ СЕРИИ ИМПУЛЬСОВ С ПРОГРАММНЫМ УПРАВЛЕНИЕМ Изобретение относится к импульснойтехнике и может быть использовано вциФровой аппаратуре для Формированияпериодических последовательностей пачек импульсов,Известен формирователь серии импульсов с программным управлением поосновному авт, св. 9 663090, содержащий опорный генератор, блок программ,преобразователь код-временной интервал и делитель-Фазосдвигатель 1 .Недостатком известного устройстваявляется низкое быстродействие, которое ограничивается временем Формирования и передачи кодов из блока программ в преобразователь код-временной интервал.Целью .изобретения является повышение быстродействия формирователя.Укаэанная цель достигается тем,что в формирователь серии импульсовс программным управлением, содержа:щий опорный генератор, блок программ,преобразователь код-временной интервал и делитель-фаэосдвигатель, выходкоторого соединен с С-входом преобразователя код-временной интервал, управляющие входы которого поразрядносоединены с выходами старших разрядовблока программ, выходы младших разрядов которого подключены к управляющимвходам делителя-фазосдвигателя,синхрониэирующий вход которого соединенс выходом опорного генератора, а Чвход блока программ соединен с Ч-входом и выходом преобразователя кодвременной интервал, введен ждущийэлемент задержки, управляющие входыкоторого поразрядно соединены с выхот 6 дами средних разрядов блока программ,а Ч- и С-входы ждущего элемента задержки соединены соответственно сЧ и С-входами преобразователя код-вре-менной интервал.15 На Фиг. 1 представлена функциональная схема устройства; на фиг.2функциональная схемапримера конкретного выполнения ждущего элемента задержки.2 О Формирователь серий импульсов спрограммным управлением содержитопорный генератор 1, делитель-фазосдвигатель 2,. блок программ 3, ждущийэлемент задержки 4 и преобразователь 23 код-временной интервал 5.Ждущий элемент задержки (фиг. 2)содержит триггер 6, сдвигающий регистр 7, дешифратор 8 нулевого состояния регистра и многовыходной дешиф- ЗО ратор 9.Сущность нэобретения состоит в том. что функции формирования периодов,изменяющихся с дискретом, соответствующим коду младшего разряда из группы старших разрядов, выполняет преобразователь 5. функцию Формирования периодов,изменяющихся с минимальным -"-Дискретом, соответствующим младшемуРазряду группы кодов средних разрядов и Периоду частоты сигналов синхронизации регистра 7, выполняег ждущийэлемент задержки 4,Устройство работает следующим образом,Преобразователь 5 Формирует периоды, изменяющиеся со сравнительно грубыми дискретами. Их длительность выбирается бблЬшей, чем время, необходимое для выполнения команды Формировайия нового кода числа в блоке З.Дляформировайия периодов с грубыми интервалами из блока 3 по группе старшихразрядов подается кодчисла на соответствующйе входы управления преобразователя 5. Входы его младших разрядов не задействованы. В результате,часть схемы счетчика преобразователя5, относящаяся к группе младших разрядов, работает в режиме с постояннымкоэффициентом пересчета и служитв качестве генератора грубых дискретов для части схемы преобразователя5, которая относится к группе старших разрядов и управляется сигналамис выходов старших разрядов преобразователя 5.Счетчик преобразователя 5 работает в режиме вычитания и формирует навыходе своего дешифратора (ДС) сигналы в те моменты, когда все "его"трйггеры устанавливаются в состояние"0". Сигнал с выхода дешифратора поступает на Ч-вход счетчикапреобразователя 5 и разрешает перезапись кодас выходов старших разрядов блока 3 вэтот счетчик. Одновременно этот сигнал поступает на вход блока 3, по которому в нем формируется новый кодчисла. Сигнал с выхода преобразователя 5 поступает также на Ч-вход (стартвход) элемента задержки 4, по которому на его выходе Формируется пачкаимпульсов с короткими интервалами,задержанными относительно пусковогосигнала пропорционально коду числасредних разрядов блока 3 и периоду сигналов на С-входе регистра 7. Затем цикл работы устройства повторяется.Принцип работы элемента задержки4 состоит в следующем.В режйме, когда в регистре 7 от- сутствует информация (все его триггеры установлены в фО") на выходе дешифратора 8 имеется сигнал, которым триггер б по Р-входу удерживается в состоянии "0". Приэтом на- Входерегистра 7 ивжется"уровень сйгнала;запрещакщий прохождейие синхронизирую-,щих- импульсов с выхода делителя-фазо сдвигателя 2 на его схему сдвига. Вмомент поступления кода числа по шинам средних разрядов с блока 3 навходы многовыходной схемы дешифратора 9 на одном из его выходов формируется импульс, которым соответствующий триггер регистра устанавливается в состояние "1". При этом на выходе дешифратора 8 снимается сигнал запрета и триггер 6 переходит в режим ожидания сигнала "старт". Этот сигнал Ю формируется на выходе преобразователя 5 в момент обнуления его счетчиков. Сигналом "старт" триггер б устанавливается в состояние "1" и разрешает прохождение синхроимпульсов нарегистр 7. В этом режиме регистр 7 выдвигает информацию до момента своего обнуления. Как только содержиМое регистра 7 станет равным нулю, на выходе дешифратора 8 вновь появляетсясигнал, которым триггер б вновь устанавливается в состояние "О" и схема элемента задержки 4 переходит в режим ожидания. Схема элемента задержки 4 может выдавать пачку импульсов с определен ной временной расстановкой импульсов,если на ееуправляющие входы податьпоследовательно коды различных чисел. От .каждого кода один из триггеров регистра 7 устанавливается в состояние"1". Таким образом, заранее можно сформировать пачку из Р импульсов, которая выдается из элемента задержкй 4 по команде, поступающей из преобразователя 5, Каждый импульс в пачке задержан относительно пусковогоимпульса на величину, пропорциональйую коду числа шин средних разрядов блока 3, и частоте синхроимпульсов,формируемых делителем-фазосдвигателем 2. Таким образом, быстродействие устройства определяется частотой синхроимпульсов, поступающих на элемент задержки 4. Преимуществом устройства является также то, что засылка кодов иэ блока программ 3 в ждущий элемент задержки 4 по "шинам средних разрядов может осуществляться, в любой последовательности. Формирователь серии импульсов с программным управлением по авт.св. У 663090, содержащий опорный генератор, блоКпроГрамм, преобразователь код-временной интервал и делительфазосдвигатель, выход которого соедикоторого поразрядно соединены с выходами старших разрядов блока программ, выходы младших разрядов которого подключены к управляющим входам делителя-фаэосдвигателя, синхронизи"Патент",л.Проектна илиал ПП .Ужгород рующий вход которого соединен с выходом опорного генератора, а Ч-входблока программ соединен с Ч-входом ивыходом преобразователя код-временной интервал, о т л и ч а ю щ и й- .с я тем, что, с целью повышения быстродействия, дополнительно введенждущий элемент задержки, управляющиевходы которого поразрядно соединены с выходами средних разрядов блока программ, а Ч- и С-входы ждущего элемента задержки соединены соответственно с Ч- и С-входами преобразователя код-временной интервал.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР Р 663090, кл. Н 03 К 3/64, 1977.1 г

Смотреть

Заявка

2654437, 09.08.1978

ПРЕДПРИЯТИЕ ПЯ В-2203

БУЕВИЧ ВАЦЛАВ КАЗИМИРОВИЧ, ЛЕВИН ВЛАДИМИР ПАВЛОВИЧ, ЛУТЧЕНКО АНАТОЛИЙ ЕФИМОВИЧ, ПОЛОННИКОВ РЕВОЛЬД ИВАНОВИЧ, СКОРОХОДОВ ЕВГЕНИЙ МИХАЙЛОВИЧ

МПК / Метки

МПК: H03K 3/64

Метки: импульсов, серии, формирователь

Опубликовано: 30.11.1980

Код ссылки

<a href="https://patents.su/3-783957-formirovatel-serii-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь серии импульсов</a>

Похожие патенты