Селектор сигналов точного времени

Номер патента: 700854

Авторы: Дорожкин, Карлов, Потемкина, Рейфман, Троицкий

ZIP архив

Текст

л, О П ИС-А-Н И Е ИЗОБРЕТЕНИЯ Соаз СоветскинсоциалистическихРеспублик и 700854 К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 1) Дополнительное к авт. с вид-ву2) Заявлено 07.06.76 (21) 2370034/18-10 присоединением заявки лее 1)М. Кл. 04 С 11 сударстаенный немет СССР на делам нзобретвннй н открытей(5 К 681. (088.8 бликова описания 30.11.7 2) Авторы изобретения ин арлов,кии(71) Заявитель 54) СЕЛЕКТОР СИГНАЛОВ ТОЧНОГО ВРЕМЕНИ ождения ложно случае и, таким боты селектора, ние надежности а в одном случае, прох а коррекш 1 и в другом снижает надежность ра изобретения - повыше игналов точного времен го сиги го сиги образомЦел иема Это аемыи с тигается тем гримпенМ. П. Рейфман, И. П. Дор Г, К. Потемкина и Б Изобретение относится к приборостроению н может использоваться в устройствах для коррекции часов и контроля прохождения радиосигнала точного времени.Известны селекторы сигналов точного времени, содержащие камертонный фильтр, детектор, интегрирующую цепочку, усилитель-формирователь, емкостный накопитель и пороговый элемент, причем параллельно камертонному фильтру включен усилитель-детектор с инте руюшей цепочкой на выходе, служащий ко сационным каналом 1.Эти устройства не обладают необходимой надежностью, так как не имеют достаточной зашиты от ложных срабатываний, а дальнейшее сужение полосы пропускания фильтра не позволяет увеличить отношение сигнал/помеха.Наиболее близким к предлагаемому является селектор сигналов точного времени, содержащий узкополосный пропускаюший фильтр и детектор 21,Критичность параметров селектора к изме. нению амплитуды входного сигнала приводит к больпюй вероятности непрохождения полезно. лектор снабжен последовательно соединенными усилителем-ограничителем, формирователем им пульсов, интегратором, первой дифференцируюшей цепью, подсоединенной к накопителю, а канал компенсации содержит триггер со счетны входом, подключенным к выходу формирователя импульсов, триггер с раздельными входами, вторую дифференцирующую цепь, устройство задержки и сумматор по модулю два, выходом соединенный с вторым входом интегратора, причем выход триггера со счетным входом соединен с первым входом сумматора и через вторую дифференцирующую цепь с первым входом триг. гера с раздельными входами, первый выход которого подключен к второму входу сумматора, а второй выход триггера с раздельными входами связан через устройство задержки с вторым своим входом.7008 3На чертеже изображена блок-схема предлагаемого селектора сигналов точного времени.Селектор содержит усилитель-ограничитель 1,формирователь импульсов 2, триггер 3 со счетным входом, дифференцирующую цепь 4, триг.гер 5 с раздельными входами, устройство за.держки 6, сумматор 7 по модулю два, интегратор 8, дифференцирующую цепь 9, накопитель10 и пороговое устройство 11. Основной каналсостоит иэ последовательно соединенных усили- Отеля-ограничителя 1, формирователя импульсов 2, интегратора 8, дифференцирующей це.пи 9, накопителя 10 и порогового устройства 11,Компенсационный канал включен между входом1 и входоминтегратора 8 и содержит триггер3 со счетным входом, выход которого соединенс первым входом сумматора 7 по модулю дваи через дифференцирующую цепь соединен с вто.рым входом сумматора 7. Второй выход триггера 5 через устройство задержки 6 подключенк его второму входу. Выход сумматора 7 связан с вторым входом интегратора 8,Предлагаемое устройство работает следующимобразом.Сигналы с выхода радиовещательного канала25через усилитель-ограничитель 1 поступают навход формирователя импульсов 2, каждый образует импульсы с крутыми фронтами, С выходаформирователя импульсов сигнал поступает наодин из входов интегратора 8, На выходе интегратора происходит нарастание напряжения присуммировании пачки импульсов, После окончания радиоимпульсов интегратор устанавливается в нулевое состояние. Одновременно с выхода формирователя импульсов 2 сигнал попадает на триггер 3 со счетным входом, которыйслужит для исключения влияния длительностиимпульсов входных сигналов точного временипутем формирования импульсов со скважностью,ч40равнои двум, независимо от постоянной составляющей входного сигнала. С выхода триггера 3сигнал с длительностью, равной удвоенному пе.риоду длительности входного сигнала, проходитодновременно на первый вход сумматора 7 помодулю два и через дифференцирующую цепь 445на первый вход триггера 5 с разделительнымивходами. Дифференцирующая цепь 4 служит дляисключения зависцмости работы триггеров 5 и 3при обеспечении их одновременного опрокиды.50вания. Триттер 5 возвращается в исходное состояние независимо от входных импульсов черезустройство задержки 6, время задержки кото.рого равно периоду частоты заполнения сигнала 54 4точного времени. С выходов триггеров 3 и 5 на входыисумматора 7 по модулю два импульсы поступают одновременно, однако они мо. гут отличаться по длительности. В случае несов. падения импульсов на входе на выходе сумматора 7 появляется сигнал, который поставит интегратор 8 в нулевое состояние. Если импульсы по длительности равны, то на выходе сумматора 7 сигналы отсутствуют, Так как на вход интегратора 8 поступают сигналы, то происходит нарастание напряжения на его выходе до момента их окончания. С выхода интегратора 8 через дифференцирующую цепь 9, выделяющую перед. ний фронт импульса с выхода интегратора, сиг нал поступает на накопитель 10, который сумми рует любые входные импульсы. При превышении определенного уровня входного сигнала срабатывает пороговое устройство 11, На выходе селектора сигналов точного времени появляется сигнал коррекции часов. Формула изобретения Селектор сигналов точного времени, содержащий накопитель, подключенный к пороговомуустройству, канал компенсации, о т л и ч аю щ и й с я тем, что, с целью повышения надежности приема сигналов точного времени, онснабжен последовательно соединенными усилителем-ограничителем, формирователем импульсов, интегратором, первой дифференцирующейцепью, подсоединенной к накопителю, а каналкомпенсации содержит триггер со счетным входом, подключенным к выходу формирователяимпульсов, триггер с раздельными входами,вторую дифференцирующую цепь, устройствозадержки и сумматор по модулю два, выходомсоединенный с вторым входом интегратора, причем выход триггера со счетным входом соединен с первым входом сумматора и через вторуюдифференцирующую цепь с первым входом триггера с раздельными входами, первый выход ко.торого подключен к второму входу сумматора,а второй выход триггера с раэдельньми входами связан через устройство задержки с вторымсвоим входом,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР К 226459,кл. 6 04 С 11/02, 05.09.69.2. Авторское свидетельство СССР У 349977,кл, 6 04 С 11/02, 1973 (прототип).700854 Составитель Т. ВиноградоТехред И.Асталотп едактор Е. Караулов р Е, Папп акаэ 7379/3 дписн Фил ППП"Патент", г, Ужгород, ул. Проек Тираж 502 ПЦНИИПИ Государственного комитета СССРпо делам изобретений и открытий13035, Москва, Ж, Раушская наб., д, 4/5

Смотреть

Заявка

2370034, 07.06.1976

ПРЕДПРИЯТИЕ ПЯ А-3651

РЕЙФМАН МАРК ПЕТРОВИЧ, ДОРОЖКИН ИГОРЬ ПЕТРОВИЧ, КАРЛОВ АЛЕКСАНДР ВАСИЛЬЕВИЧ, ПОТЕМКИНА ГАЛИНА КЛЕОФАСОВНА, ТРОИЦКИЙ БОРИС КОНСТАНТИНОВИЧ

МПК / Метки

МПК: G04C 11/02

Метки: времени, селектор, сигналов, точного

Опубликовано: 30.11.1979

Код ссылки

<a href="https://patents.su/3-700854-selektor-signalov-tochnogo-vremeni.html" target="_blank" rel="follow" title="База патентов СССР">Селектор сигналов точного времени</a>

Похожие патенты