Адантивный вычислитель
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 697998
Автор: Житарев
Текст
ия описания 15.11.7 ата опубликов Авторобретенн В, К. Житарев 1) Заявител АДАПТИВНЫИ ВЫЧИСЛИТЕЛЬ сн со входом порогово.орогового устройства выход, которого соедин го устройстваВыход подключен ко входу крого соединен с блоко мпаратора, выход кото весовых козффициенИзобретение относится к области автоматики и вычислительной техники, а именно к построению самообучающихся вычислительных машиьИзвестны адаптивные вычислители, содержащие блоки входных ситуаций, блоки весовых коэффициентов, множительные устройства, сумматоры, пороговые устройства, ключи и блоки поиска минимума 11Недостаток таких адаптивных вычислителей состоит в том, что для их обучения выполнению требуемой математической операции необходи. мо знать значения взвешенных сумм входных сигналов, а также то, что его входными и вы. ходными величинами могут являться только двоичные сигналы.Наиболее близким по технической сущности к данному изобретению является адаптивный вычислитель 2), содержащий кодирующее уст. ройство, блок весовых коэффициентов, сумматор, пороговое устройство, компаратор, Входы блока весовых коэффициентов и компаратора через кодируюшее устройство подключены кцепям входных сигналов. Выходы блока весо.вых коэффициентов подключены к сумматору,тов,Недостаток этого устройства состоит в том,что адаптивный вычислитель имеет ограниченные функциональные возможности, так как наего выходе может быть получен только двоичный сигнал,Целью изобретения является расширениекласса решаемых задач, т.е. обеспечение получения на выходе устройства сигналов, соответствующих непрерывным значениям вычислительныхфункций,Это достигается тем, что в адаптивный вы.числитель, содержащий кодирующее устройство,выходы которого соединены со входами компаратора и блока памяти весовых коэффициентов,выходы которого соединены со входами сумма.тора, выход которого подключен ко входу по.рогового элемента, выход которого объединенс выходом компаратора, а входы кодируюшегоустройства являются входами адаптивного вы.числителя, введен интегратор, вход которого соединен с выходом порогового элемента, а вы.ход интегратора является выходом адаптивноговычислителя и соединен со входом кодирующе.го устройства,Функциональная схема предлагаемого адан.тивцого вычислителя изображена на чертеже,Оца содержит кодируюшее устройство 1,блок 2 памяти весовых коэффициентов, сумматор 3, пороговый элемент 4, компаратор 5, ин.тегратор 6.Так как адаптивный вычислитель в режиме обучения (настройки на реализацию опреде.ленной функциональной зависимости) работаеттак же как прототип, то рассмотрим работупредлагаемого адаптивного вычислителя в режиме вычислений. Причем компаратор 5 в работеадаптивного вычислителя в режиме вычисленийучастия не принимает.При появлении на входе кодируюшего устройства 1 входного сигнала х хг, , хи выходного сигнала интегратора 6 с его выхода на блок памяти весовых коэффициентов 2поступают двоичные коды этих сигналов, с вы.хода блокана входы сумматора 3 поступаютсигналы, амплитуда и полярность которых определяются величинами весовых коэффициентов, установленных в блоке 2 путем подачи наего настроечные входы сигналов с выхода компаратора 5 при работе адаптивного вычислителяв режиме обучения. Суммарный сигнал с выхода сумматора 3 поступает ца вход пороговогоэлемента 4, с выхода которого двоичный сигнал 8 поступает на вход интегратора 6. Выходной сигнал О интегратора 6 линейно нарастаетили убывает в зависимости от полярности входного сигнала 5. Как только сигнал О станетравным значению, соответствующему значениювыхисвявмой фуикиих О 1 х х . хв 1сигнал ца выходе сумматора 3 начнет совершатьколебания около нуля с большой частотой ималой амплитудой, В результате на выходе ин.тегратора 6 установится постоянное напряже.ние, с наложенными ца него вибрациями вы.сокой частоты и малой амплитуды. Постояц.ная составляющая выходного сигнала ицтегра. тора 6 будет соответствовать значению вычис. ляемой функции О (х хг х) .Известный адаптивный вычислитель мог быть настроен только на реализацию функциональных зависимостей следующего вида+1, ц(х хг, , х) 0 у(х 1 хг " ху) = 1,(Положительный эффект от использования изобретения состоит в том, что расширяются функциональные возможцости адаптивного вычислителя за счет подачи непрерывного сигнала с выхода интегратора на один из входов кодирующего устройства. В результате этого на выходе порогового устройства будет получен сигнал, соответствующий значению функции1, ц(х 1 в хг, , хО) ) 0- 1,р(х,вхгх О) (О,а на выходе интегратора - сигнал, соответству.ющий значению функции О = О(х хг ., х. Формула изобретенияАдаптивный вычислитель, содержащий кодирующее устройство, выходы которого соедине 25цы со входами компаратора и блока памяти весовых коэффициентов, выходы которого соединены со входами сумматора, выход которогоподключен ко входу порогового элемента, выход которого объединен с выходом компаразотора, а входы кодирующего устройства являются входами адаптивного вычислителя, о т л ич а ю щ и й с я тем, что, с целью расширениякласса решаемых задач, в него введен интегра.тор, вход которого соединен с выходом поро 35гового элемента, а выход интегратора являетсявыходом адаптивного вычислителя и соединенсо входом кодирующего устройства.Источники информации,принятые во внимание при экспертизе4 О1. Авторское свидетельство СССР Х 267214,кл, б 06 Г 15118 в 1968.2, Дж. Мендель, Дж. Запалак. Применениеметодов искусственного интеллекта для создания систем управления, Сб. "Кибернетическиепроблемы биений", ч. 2, М "Мир", 1972 (прототип).697998 Составитель А, Баранов Техред М. Петко Корректор Т.Сквордова едактор Н. Каменская Подл испотвенного комитета СССРретений и открытий- 35, Раушская наб д, 4/5 Тираж 780Ц 1 ИИГ 1 И Государ по делам изо 1 3035, Москва, Ж
СмотретьЗаявка
2628662, 09.06.1978
СЕРПУХОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНОЕ УЧИЛИЩЕ ИМ. ЛЕНИНСКОГО КОМСОМОЛА
ЖИТАРЕВ ВАЛЕРИЙ КОНСТАНТИНОВИЧ
МПК / Метки
МПК: G06F 15/18
Метки: адантивный, вычислитель
Опубликовано: 15.11.1979
Код ссылки
<a href="https://patents.su/3-697998-adantivnyjj-vychislitel.html" target="_blank" rel="follow" title="База патентов СССР">Адантивный вычислитель</a>
Предыдущий патент: Операционное устройство
Следующий патент: Устройство для индикации
Случайный патент: Механизм для преобразования возвратнопоступательного движения во вращательноеи наоборот