Двоичный реверсивный счетчик

Номер патента: 683027

Автор: Медведев

ZIP архив

Текст

11683 О 27 Соки Советских Социалистических Республик(45) Опуб (45) Дата иковано 30.08.79. Бюглете публикования описания 31.08.7 2) Авторизобретения1) Заявитель Б. Т, Медвед ДВОИЧНЫЙ РЕВЕРСИВ ЧЕТЧИК 2 чо И разряд 1 Нсдостат ного счетчик стимая разр мации от ра держка сигн превысит дл то совпадени ным импуль входов по И Изооретение относится к ооластц автоматики и вычислительной техники,Известны двоичные реверсивпые счетчики, выполненные на полупроводниковых и импульсно-готенпиальных элементах, содержащие триггеры и вентили переноса 1.Недостатком известного двоичного реверсивного счетчика является ограниченная допустимая разрядность.Известен также двоичный реверсивный счетчик. содержащий в каждом разряде триггер, элемент 2 И - ИЛИ - НЕ, два резистора и два конденсатора, счетный вход триггера соедичец с выходом элемента 2 И - ИЛИ - НЕ, первые входы первой и второй группы входов,по И которого соединены через конденсаторы соотвегственно с прямым и инверсным выходами триггера предыдуц;его разряда, а также через резисторы с общей шиной 121,ом этого двоичного реверсива является ограниченная допуядность. При переносе инфорряда к разряду нарастает заала. Если время этой задержки тельность входного импульса, я импульса переноса с входом на входе одной из групп не произойдет и все следующие за эгой группой входовсчетчика работать нс будут.Таню образом, для счетчика с опрслс -лецным числом разрядов дл;ичосг 5 входньх импульсов должна быть не мсг 1 -ше вр.мец задержки пс 1 ецоса иформ".цпи. Это, в свою очередь. накла;.вас.ограничения на значение максимальной ча стоты следования входчьх импульсов, прц 0 которой будет работать счетчик, п на дапустимуо разрядцость счетчика.Целью изобретения является увсгичс -Бие допустимой разрядности двоичцого р - всрспвцого счетчика.5 Это достигается тем, что в двоп 1 цох рсверсивцом счетчике, содержащем в каждом разряде триггер, элемент 2 И- - ИЛИ - 111, два резистора и два конденсатора, счетный вход триггера соодпцеп с выходом элсмс;0 та 2 И - ИЛИ - НЕ, первые входы псрвоивторой групп входов по И которого соединены через конденсаторы соответственно прямым и инверсным выходами триггера предыдущего разряда, а также через рсзи сторы с оощсй шиной, ь каждый разрячвведены два элемента задержки, вход пс вого из которых соединен с выходом пе - вого элемента задержки предыдущего раз - ряда и вторым входом первой группы вхо- П дов по И элемента 2 И - ИЛИ НЕ, вточвход второй )рупь Бхолод по И котс;О.оСОЕДИНЕН С ДХО;гОМ ВТОРОГО ЭЛЕМЗНТ 51 32 ЛЕРжК ДанОГО РазРЯЛа И БЫХОЛОМ Бгс:;С:о элемента зал ржки предьглущсго разряда,На фнг, 1 показана стру),турняя схгмзЛГОИЧНОГО РОВЕРСИБНОГО СЧЕ; 1 ИКЗ; На фГ.2 - временные диаграммы его работы,ДВОИЧНЫЙ РСБЕРСИВЫй С 1 Ет 1 гС СС;С )жит в ка)кдом рззс)яде триггер 1, э с, т2 И - ИЛИ - НЕ 2, два резистора 8 и 4, лдаконд нсатсра 6 и 6, Лда эдеме):.тз зздср;:; .7 и 8; счетный дхсд тр 1 гггерассслис. с,дьходом элемента 2 И - И,И- - 11 Е 2, первые входы первои и второй группы дхо: сзпс И которого сое,1 сны через ксссз с)ры 6 и 6 ссотдетстВОнкс с прямым:1:1 Берсным выходами триггера 1 предыдущегорсЗрядя, я тяк:кс че)ез резисторы 8 и 1 собщей ши;Ои О дхо лех -Та залержкг 7 20данного разряда соединен с выходом элемегнта задержки 7 предыдущего разряда ивторым вхо,ом первой группы входов по Иэлемента 2 И - ИЛИ - НЕ 2, второй входвторой группы молов по И которого соединен с Вход элемента задержки 8 даногоразряда и выходом элемента задержки 8п 1 реды 1 лущего разряда.Двоичный реверссвный счетчик работает следу 0 цим ооразом.ИгПуЛЬСЫ, ПОЛЛСкащИЕ СЧЕту, ПОС ,пают на одну из шин (суммирования 1 О илвычитания 11) и приклалыдаОтся к входутриггера 1 перБого разряда и ко входамэлементов 2 И - ИЛИ - НЕ 2 через злемс -гы задержки 7 и 8. На дру;е входы первой и второй групп вколов по И Остапа:отлиф)еренцированные импульсы с соответствующих выходоь триггеров 1 предыд, -цпх разряло,. 40Импульсы переноса иформаи О,младших разрядов к старшим образуютсяБ результате совадения этих двух импульсов с выхода элемента 2 И - ИЛИ - 1-1 Е 2,И 1 мпульсы переноса поступают на запуск 4)последующего триггера,На фиг. 2 представлены 12 - входныеимпульсы, 18 - импульсы на выходе 1-готриггера, 14 - дифференцированные импульсы на первом входе первой группы 50Входов по И 2-го разряда; 16 - задержанные входные импульсы на втором входепервой группы Входов по И 2-го разряда;16 - импульсы на выходе триггера 2-горазряда; 17 - дифференцированные пм- )1пульсы на первом входе первой группывходов по И третьего разряда; 18 - за 5 г )жг 1 ЫЕ БХ 0.11 Ь С ИМ. 1 ЛЬСЬ 1 НЗ Б)ОСС).гОВходе первои групгы вхолсд пс И третьего разряда; 19 - дыюлныс имульсьг т)ет.его григгера.Из этих времеых диаграмм видно, что совпадение мпульсов псренссз с дю;1 ньгми Мп)льса)лп 11 .Янис., сл,час,),лст до всех разрядах, д связи с ч,.м ст 2 зс)т ОГРЗгЕЯ, КОТОРЫЕ РСЛЪЯБЛ 5 ОТС 5 К М- :1 И МЯЛ Ьнсй ЛЛИТЕЛЬОСТИ БХОЛЫХ 1 М:УЛ- сод, а следовательо, и к хзссмал ой чзс готе сетз, тзк кзк лсж 0 Быпо,нятс 51 услсдс т, -Тгле т,:лиелиостБХОЛНЫХ ИМ 1 У;ЬСОЗ; ), -- Л,ИТСЛЬНССТЬ периода вхо",ых и,:п;. Сод.Двоичный родспсивый счетчик позволяет при ссхр 2 е)11 и т 2 кихрс.ИмушестВ П 1)с)Отипя, 2 с Высскя 51 нз;ежнссть и и)Ог стота схемы, значитльно увеличить максимальную частоту счета, при которой с)н может ряостзть, я тя)4)ке с 1;)О)ть счетчики с оольшим числом разрядов. Б качестве э Сменгов задержки целесообразно использовать логические элементы, аналогичные т м, которые стоят в разрялах счетчика.Формула изобретенияДДСг 1 ЫЙ РЕДЕРСИДНЫй СЧЕТЧИК, СОДЕП- жзй Б каждом разряде триггер, элемент г)11 г 1 гсл г1 И - Нг., два резистора и два кон- Ссзтора, счетный вхс; триггера соеди 4 ен с дыюдом элемента 2 И - ИЛИ - 11 Е, первые входы первой и второй групп Бхс,од пс И которого сосли Ны через кондеНсатсры СОО,ВСГС) ВСННО С ПР 5 МЫМ И ЧЧБСРСНЫГг ВЫ- юдами триггерарелыдущео разряда, а также через резисторы с общей шиной, о т - личающийся тем, что, с целью увеличения Лс)пустимой разряд:Ости двоичгного РЕВЕРСБС О СЕТ 1 ИКЗ, В КЯЖЛЫ г)23 РЯЛ нвелеы два элемента задержки., вход перВого из которых соединен с выходом первого элемента задержки предыдущего разряда и вторым входом первой группы входов по И элемента 2 И - ИЛИ - НЕ, второй вход второй группы входов по И которого соединен с вюдом второго элемента залеркк: данного разряда и вы: одом второго элемента задержки предыдущего разряда.Источники информации, принятые вовнимание при экспертизе:1. Авторское свидетельство СССР436443, кл. Н 03 К 23/00, 1975.2. Г 1 риооры и техника эксперимента1975,4, с, б 5, рис. 1.Составитель О. Скворцов едактор О. Стенина Техред А. Камышникова Корректор С, Файн д п.аз 757,1964 Изд.481 Тираж 1060 ПодписноеНПО Поиск Государственного комитета СССР по делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/5Тип. Харьк. фил. пред. Патент

Смотреть

Заявка

2502501, 04.07.1977

ВОЙСКОВАЯ ЧАСТЬ 33872

МЕДВЕДЕВ БОРИС ТИХОНОВИЧ

МПК / Метки

МПК: H03K 23/24

Метки: двоичный, реверсивный, счетчик

Опубликовано: 30.08.1979

Код ссылки

<a href="https://patents.su/3-683027-dvoichnyjj-reversivnyjj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Двоичный реверсивный счетчик</a>

Похожие патенты