Устройство для контроля распределителя

Номер патента: 645161

Авторы: Всяких, Кошевой, Овсянников

ZIP архив

Текст

О П И С Х Й И Е )и) 645161 Союз Советских Социалистических Республик(45) Дата опубликования описания 22.03.792) Авторыизобретени1) Заявител М. А, Всяких, А, А. Кошевой и В. А, Овсянников Всесоюзный заочный электротехнический институт связи4) УСТРОЙСТВО ДЛЯ КОНТР РАС ПРЕДЕЛ ИТЕЛЯ эким по к данном контроля рмироват выходу р На фиг. 1 показ ства, содержащая в пределитель 2, узел 3 регистр 4, формиро триггеры 6 и 7, эл вход 10 сброса. На ф ные диаграммы для устрой, расдвиговый пульсов, запрета, времен- хразрядана блок-схем ходной регистиндикации, с ватель 5 им ементы 8 и 9 иг. 2 показань случая четыре Изобретение относится к области автоматики и вычислительной техники и можетбыть использовано для контроля распределителей,Известны устройства для контроля логических схем последовательного действия11, содержащие блок формирования обратной логической функции, соединенныйвходами с выходами контролируемой схемы, элементы И и ИЛИ.10Эти устройства имеют сложную конструкцию и включают большой объем оборудования.Наиболее бли сущности технического решения у является устройство 2 для распределителя,содержащее фо ель импульсов,подключенный к аспределителя иузел индикации,Недостатком этого устройства является низкое быстродействие, так как контроль работоспособности возможен тольков профилактическом режиме, причем в немне обеспечивается локализация отказа илисбоя в элементах памяти распределителя, 25Целью изобретения является сокращение времени поиска отказа и сбоя в элементах распределителя.Поставленная цель достигается тем, чтов устройство введены входной регистр, вхо- З 0 ды которого подключены к соответствующим информационным входам устройства,. а выходы - к соответствующим входам распределителя, сдвиговый регистр, соединенный выходами с соответствующими входами узла индикации, два элемента запрЕ- та и два триггера, причем выход первого триггера подключен к управляющему входу узла индикации и запрещающему входу первого элемента запрета, подключенного выходом к управляющему входу сдвигового регистра, запрещающий вход второго элемента запрета соединен с выходом формирователя импульсов, информационные входы элементов запрета подключены к выходу второго триггера, счетный вход которого соединен с тактовым входом устройства, выход второго элемента запрета соединен с первым входом первого триггера, вход сброса устройства подключен к входам сброса распределителя, первого триггера, сдвигового регистра и второго триггера.ного распределителя в точках, отображенных на фиг. 1.В основу предлагаемого устройства положено свойство выявления наличия перехода нуля в единицу или единицы в нуль за время длительности входной кодовой посЫлки при считывании кодовой комбинации с выхода распределителя 2, на входы которого поступают кодовые комбинации сообщения, предварительно преобразованные на входном регистре 1 в двухуровневые сигналы. При этом единичные посылки на входах распределителя будут иметь переход единицы в нуль, а нулевые - переход нуля в единицу (см. позицию Б временной диаграммы).Устройство работает следующим образом. Каждый раз перед проведением контроля элементы памяти распределителя 2, сдвигового регистра 4 и триггера 6 устанавливаются в состояние логического нуля при поступлении сигнала на вход ,10 сброса. При этом только в 1-ый разряд сдвигового регистра записывается логическая единица, а остальные разряды устанавливаются в, нуль.,При отсутствии отказов и сбоев в элементах памяти распределителя (раздел 1 временной диаграммы) с его выхода на каждом временном интервале, равном длительности входной кодовой посылки, появится двухуровневый сигнал с переходом единицы в нуль или нуля в единицу.На выходе формирователя 6 появляются импульсы, определяющие наличие перехода нуля в единицу или единицы в нуль при считывании с элементов памяти каждого разряда распределителя 2 (позиция Г временной диаграммы). При этом импульсы с формирователя 6 будут запрещающими для элемента 8. Следовательно, тактовые импульсы с выхода триггера 7 не поступят на вход триггера б, который будет находиться в исходном состоянии (состоянии логического куля) в течение всего врем 1 ени считывания кодовой комбинации, что означает отсутствие ошибки в каждом цикле считывания (см. позиции Г, д, Е, 3 временной диаграммы).В состоянии логического нуля сигнал с выхода триггера 6 является разрешающим для элемента 9 запрета, Поэтому тактовые импульсы, поступая с выхода счетного триггера 7 через элемент б на вход регистра 4 сдвига, будут переписывать логическую единицу, записанную при начальной установке в его .-й разряд, в последующие разряды при каждом цикле считывания кодовой комбинации с распределителя 2.В блоке 3 индикации при отсутствии отказов и сбоев в элементах памяти распределителя 2 будет наблюдаться мерцание элементов индикации, так как с выходов сдвигового регистра 4, в каждом цикле считывания поступает импульс, дли 5 10 импульсы и тактовые импульсы с выхода 15 триггера 7 через элемент 8 запрета поступят на вход триггера 6, и первый же им 20 40, выходе распределителя двухуровневый сиг-.45 нал будет отсутствовать в 4-м цикле считывания и на выходе элемента 8 в этом цикле 50 25 30 35 55 60 65 тельность которого равна длительности входной кодовой посылки распределителя 2 (позиции И, Кь Кь К, К 4 временной диаграммы),При появлении сбоя элементов памяти, например в 4-м разряде распределителя (раздел 11 временной диаграммы), уже в 1-м цикле считывания кодовой комбинации, поступившей на входы распределителя, будет отсутствовать двухуровневый сигнал на его выходе (позиция В временной диаграммы). В этом случае с выхода формирователя б не будут выдаваться запрещающие пульс перебросит его в состояние логической единицы (позиции В, Г, Д, Е, 3 временной диаграммы). Так как сигнал логической единицы с выхода триггера 6 является сигналом ошибка, а также запрещающим сигналом для элемента б, то тактовые импульсы с выхода триггера 7 через элемент б не поступят на вход сдвигового регистра 4 и логическая единица, записанная в 1-м его разряде, не будет переписываться в последующие разряды сдвигового реги "тра 9 (позиции И, К 4 временной диаграммы). Поэтому в блоке 8 индикации будут индицированы элемент отказ и элемент отказ 4 разряда. При повторном проведении контроля распределителя 2 индикация элемента отказ 4 разряда наблюдаться не будет (раздел 111 временной диаграммы), поскольку ранее имел место сбой.При наличии устойчивого отказа, например в 1-м разряде распределителя 2, будет.иметь место локализация неисправности в 1-м разряде, как в текущем диагностическом процессе, так и в последующем (разделы 111 и 1 Ч временной диаграммы). В этом случае устройство работает аналогично описанному выше. В результате на появится тактовый импульс, поступивший с выхода триггера 7 (позиции В, Г, Е, 3 вре-. менной диаграммы), который перебрасывает триггер б в состояние логической единицы. Поступление тактовых импульсов на вход сдвигового регистра 4 через элемент б прекращается и продвижение в нем логической единицы завершается на 4-м разряде, В блоке 8 постоянно индицируются элемент отказ и элемент отказ 1 разряда. Повторение диагностического процесса, как следует из раздела 1 Ч временной диаграммы, дает также локализацию отказа в 1-м разряде передающего распределителя 2. Следовательно, в данном разряде распределителя 2 имеет место устойчивый отказ.Таким образом, устройство обеспечивает. локализацию неисправностей элементов памяти распределителя в режиме обработкид е ж информации как при наличии в нем устойчивого отказа, так и при наличии сбоя. Формула изобретения Устройство для контроля распределите.ля, содержащее формирователь импульсов, подключенный к выходу распределителя, и узел индикации, отл и ч а ющее ся тем, что, с целью сокращения времени поиска отказов и сбоев распределителя, в устройство введены входной регистр, входы которого подключены к соответствующим информационным входам устройства, а выходы - к соответствующим входам распределителя, сдвиговый регистр, соединенный выходами с соответствующими входами узла индикации, два элемента запрета и два триггера, причем выход первого триггера подключен к управляющему входу узла индикации и запрещающему входу первого элемента запрета, подключенного выходом к управляющему входу сдвигового регистра, запрещающий вход второго элемента запрета соединен с выходом формирователя импульсов, 5 информационные входы элементов запретаподключены к выходу второго триггера, счетный вход которого соединен с тактовым входом устройства, выход второго элемента запрета соединен с первым входом первого 10 триггера, вход сброса устройства подключен к входам сброса распределителя, первого триггера, сдвигового регистра и второго триггера. 15 Источники информации, принятые во внимание при экспертизе: 1. Селлерс Ф. Методы обнаружения ошибок в работе ЭЦВМ, М Мир, 1972, 20 2. Авторское свидетельство СССРМ 299841, кл. 6 06 Р 3/12, 1968.

Смотреть

Заявка

2409339, 04.10.1976

ВСЕСОЮЗНЫЙ ЗАОЧНЫЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ

ВСЯКИХ МИХАИЛ АЛЕКСЕЕВИЧ, КОШЕВОЙ АНДРЕЙ АЛЕКСЕЕВИЧ, ОВСЯННИКОВ ВИКТОР АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G06F 11/02

Метки: распределителя

Опубликовано: 30.01.1979

Код ссылки

<a href="https://patents.su/3-645161-ustrojjstvo-dlya-kontrolya-raspredelitelya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля распределителя</a>

Похожие патенты