Интегратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
О П И С А Н И Е ( )631937ИЗОЬРЕТЕ Н ИЯ Своз СоветскихСоциалистическихРеспублик К АВТОУСКОМУ СВИДЕТЕЛЬСТВУ 1) Дополнительное к авт, свил-ву 2,75 (21) 2107 137/18-24заявки(71) Заяв ИНТЕГРАТО ного сигнала в та таточна из-за отс достаточно точног устройствах недосвия обеспечениявенства коэффици а усипения по напряжени силитепяпри возрастм элементе,ь запоминанице и е таби пьност нии зарядов а недостато а накопи тепьнос Изобретение относятся к обпасти вы, чиспитецьной в измеритеньвой технвкв.Известны анапоговые ивтегрнрукхцве устройства с параметрической компенсаавей погрешности интегрирования, содержащие накопитепьный эпемент, подкпюченный ко входу усипитепя постоянного тока с коэффициентом усипения но напряженив, равным единице 111.Наибоа;е бпвзквм техническим решением к изобретению явняется интегратор, содержапай эмиттврный повторитеа усвпитепь тока, источники непрерывного и дискретного входных токов, которые через первый перекпючатепь вкпючены между входом эмиттерного повторнтепя и шиной нупевого потенциапа, первый накопитепьный элемент, подкпкяенный через второй перекпвчатепь ко входу эмиттерного повторителя, и первый депитепь, напряжения, подкпюченный через. третий перекпючатепь к первому йакопитепьному эиементу 12.Однако точность процесса дпвтепьиого интегрирования постоющого мапо о входния зарядов на накопитепьном эпементе обусповпена. напичием нопожитепьного ходного сопротивпения эмиттерного повтаритепя в естественными утечками наопвтепьных эпементов, ограничиваюших ижний уровень входных токов интеграторов. Кроме того, усицитепь требуетавтономного питания.дЦепь изобретения - повьппение точносинтегрирования малых токов с последующим запоминанием проинтегрированногозначения и упрощение интегратора.2% Поставпенная цель достигается тем,что предложенный интегратор содержит регупвруемую цепь попожитепьной обратнойсвязи, состояшую вз потенциометра ипеременного резистора, вкпюченного между входом эмиттерного повторителя и подвижным контактом потенциометра, которыйвключен между выходом усилителя токаи средней точкой первого делителя напря-жения, второй делитель напряжения, вхиюченный между выходами усилителя токаи эмиттерным повторителем, средняя точка второго делителя напряжения соединена с шиной нулевого потенциала, источникпостоянного напряжении подключенныйк источнику дискретного входного токаи первому перекпючатеао и второй накопительный элемент, включенный междупервым накопительным элементом и шиной питания.На чертеже дана принципиальная схема предложенного интегратора.Интегратор содержит накопительныеЬэлементы 1 и 2; подкаоченные черезпереключатель 3 к эмиттерному повторитеао 4 н усилитель тока 5, рабочий токкоторого проходит через делитель напряженка 6, вкаоченный между выходамиусниитеия тока и эмиттерного повторителя,Резисторы 7 н 8 образуют деинтвиьнапряжения, который через переключатель9 соединяется с накопительными эюментами. Регулируемая ивпь 10 попожятельной обратной связи, состоящая изпеременного резистора 11 и иотенциометра .12, включенного между среднейточкой делителя 7, 8 и выходом усилителя тока, вкаочена между входомэмиттерного повторителя и выходом усилителя тока.Источник 13 непрерывного и источник14 дискретного входных токов имеютобщий зажим 15 соединенный со среднейточкой делителя 6. Вторые зажимы иоточников входных токов (дискретного инвнрерывного) через соответствующие иотбчникн постоянного напряжения 16 и17, подклеены к перекаочатеию 18,соединенному с входом эмиттерного повторителя Источник напряжения 19осуществляет питание устройства по шине питания 20. Показывающий прибор 21вкаочеи на выходные зажимы интегратора.Накопительные элементы 1 и 2 вкаочены последовательно по отношению к источнику 18 питакнцего напряжения. Этообуславливает взаимную компенсацию токов утечки этих элементов, повышая точность накОпления малых токов, Дия источеников входного тока накопительные элементы включены параллельно, что увеиичивает емкость накопления. Исходныйпотенциал накопительных элементов задается делителем напряжения 7, 8, средняя точка которого в исходный моментй времени через переключатель 9 соединяется на время задания с накопительнымиэлементами.Регулируемая резистивная цепь 10 положительной обратной связи обеспечивает1 получение большего входного сопротивления эмиттерного повторителя хак попеременному (потенциометр 10) таки по постоянному (резистор 11) токам.Настройка входного сопротивления на не 1 обходимое значение осуществляется попоказывающему прибору 21 дри отключенных нахопитвиьных элементах 1, 2,когда на входе эмнттврного повторителя4 остается очень малая емкость (конМ денсатор 22), Пря этом стрелка приборадолжна остановиться н быть неподвижна,что свндвтеиьстаует об отсутствии уходящих (нии дриходящих) на конденсатор22 эиехтрических зарядов. Такая настройу ка обеспечивает диитеиьное хранениеэлектрических зарядов на накопитеиьныхковденсаторах и повышает точность интегриромння маиых токов,При помощи деинтвия напряжения 639 н источников постоянного компенсирующего напряжения 16 н 17 обеспечивается режим короткого замыкания дия источников входного тока независимо отколичества зарядов накопиенных на накопитеаных элементах за предыдущие моменты времени, Это позаоиявт достичьточности, интегрирования на длительномм отрезке времени, ограничиваемом только динамическим диапазоном выходных напряжений.Формуиа изобретенияИнтегратор содержащий эмиттерныйповторитель, усилитель тока, источнихи непрерывного и дискретного входных токов, которые через первыйпереключатель вкаочены между входом эмиттерного повторителя и шиной нулевого потенциала первый накопительный элемент, подюпоченный через второй перекаочатеиь ко входу эмиттерного повторителя, первый делитель напряжения, подключен ный через третий дерекаочатель к первому накопительному элементу, о т и ич а ю щ и й с я тем, что, с цепью631937 Составнтепь едактор Л. Утехин хред 3, фан аказ 6345/4 ЦНИИПИ Гос Подписноеовета Министровткрытий д. 4/ скан уп. Проектная, 4. Ужго атентю фипиап повышений точности интегрирования мапых токов с поспеаующим запоминаниемпроинтегрированного значения и упрощения интегратора, он содержит регупируемую цепь положительной обратной связи,состоящую из потенциометра и переменного резистора, включенного между входом эмиттерного повторитепя и подвижнымконтактом потенциометра, который вкпючен между выходом усипитепя тока и 4средней точкой первого делителя, второйдепитепь напряжения, вкпюченный междувыходами усилителя тока и эмиттернымповторителем; средняя точка второго депитепя напряжения соединена с шиной ну 9 Тираж 784ударственного комите по дедам изобретений 113035, Москва, Ж,левого потенциала, источник постоянногонапряжения, подключенный к источникудискретного входного тока и первомуперекпючателю, и второй накопительныйэпемент, вкпюченный между первым накопительным элементом и шиной питания,Источники информации, принятые во внимание при экспертизе:1. Коган Б. Я. Эпектронные моделирующие устройства и их применение для исследования систем автоматического регупнрования ффизматиз", 1963, с. 49-51.2, Авторское свидетельство СССР %144303, кл. 6 08 С 13/02, 1960. иранов Корректор Л. Василин
СмотретьЗаявка
2107137, 19.02.1975
ГОЛИКЕ РОМАН РОБЕРТОВИЧ, СИРАНОВ БАХИТЖАМН КАБЫШЕВИЧ
МПК / Метки
МПК: G06G 7/18
Метки: интегратор
Опубликовано: 05.11.1978
Код ссылки
<a href="https://patents.su/3-631937-integrator.html" target="_blank" rel="follow" title="База патентов СССР">Интегратор</a>
Предыдущий патент: Устройство умножения напряжений
Следующий патент: Интегратор тока
Случайный патент: Спектрометр ядерного магнитного резонанса