Шифратор для трансформаторного постоянного запоминающего устройства

Номер патента: 611254

Авторы: Журавский, Селигей, Тростянецкий

ZIP архив

Текст

Союз СоветскнкСоциалистическихРесдубее ОП ИСАНИЕИЗОБРЕТЕНИЯК аВТОРСКОМУ СВИ 4 НВЛЬСТВУ61) Дополнительное к авт. свнд.ву-ь 149 1 фЯМ, Кл.11 С 17/02 оединеннем заявкиГасударственный кватет 6 аВетв Мекатроа ССС 9 аа делам изебретвей и юткрыткй. Журавский,игей ростянецки 3) Заявитель невский ордена Трудового К вычислительных иого Знамени завляюших маш од электроны(54) ШИФРАТОР ДЛЯ ТРАНСФОРМАТОРНОГО ПОСТОЯННОГО ЗА ГЮМИНАВШЕГО УСТРОЙСТВАой обмоткирансформатора соо транзистора и напряжения, вь го потенциала,Шифратор осуществляет преобразованиечетверичного кода в двоичный, Недостатком известного шифратора является большое хо- О личество контактных выводов, что приводитк снижению надежности устройства в целом и увеличению его габаритов,С целью повышения надежности шифратора путем сокрашения числа выходных шии 15 предлагаемый шифратор содержит источникположительного напряжения, третий резистор и дяод, при этом источник положительного напряжения через третий реэиотор подсоединен ко второму выводу перво го резистора, катод диода - к коллекторувторого транзистора, а анод - ко вторым выводам первого и второго резисторов и выходной шине, вторые выводы выходных обмоток первого и второго запомияакицих 25 трансформаторов соответственно соединены Изобретение относится к области вычислительной техники, в частности к постоянным . запоминающим устройствам,Известны шифраторы для трвнсформвторнык постоянных запоминающих устройств1,Один иэ известных шифраторов ( 1) содержит в каждом разряде три выходные обмотки при записи информации в четверичной системе счисления, Каждый четверичныйразряд представляет два двоичных разряда, поэтому для подключения информационных разрядов требуется 1,5 П контактов,где тт количество двоичных разрядов,Недостатком известного шифратора является большое количество выходных контактных шин.Известен также шифратор для трансформаторного постоянного . запоминающего устройства 2 , содержащий трн запоминающих трансформатора, первые выводы выходных обмоток которых соответственно подключены к базам первого, второго и третьего транзисторов, а коллекторы первого нтретьего транзисторов соответственно - кпервьв выводам первого и второго реэисторов, второй вывод выход третьего запоминающего т динеи с эмиттером третьег источником отрицательного ходную шину я анну нулевс эмиттерами первого и второго транзисторов и шиной нулевого потенциала,На фиг, 1 приведена принципиальнаяэлектрическая схема описываемого шифратора, на фиг, 2 - временная диаграмма еговыходных сигналов на выходной шине,Шифратор содержит три впоминающихтрансформатора 1, 2, 3, соответственно, свыходными обмотками 4, 5, 6, три транзистора7, 8, 9, шину нулевого потенциа Ола 10, источник отрицательного напряжения11, первый резистор 12, второй резистор13, выходную шину 14, третий резистор 15,источник положительного напряжения 16,диод 17, 15Трансформаторы 1, 2, 3 предназначеныдля, хранения двоичных кодов 01, 10 и 11(четверичных кодов 1, 2 и 3), соответственно, Начала выходных обмоток 4, 5, 6соединены с базами транзисторов 7, 8, 9, 20эмиттеры которых соединены с концамиуказанных обмоток, Концы обмоток 4 и 5соединены с шиной 10 нулевого потенциала,а конец обмотки 6 соединен с источникомотрицательного напряжения 11, Коллекторы 25транзисторов 7 и 9 через резисторы 12и 13 соединены с выходной шиной 14, соэдиненной через резистор 15 с источникомположительного напряжения 16 и черездиод 17 - с коллектором транзистора 8, ЗОПри чтениидвоичных кодов ОО, 01, 10,11 яа выходной щиие 14 устанавливаютсясигйалы 18, 19, 20 и 21, соответственно,(форма тока опроса изображена эпюрой 22.Шифратор работает следукаинм образом,(1 о возбужденному кодовому проводу (нафиг, не показан) процускают импульс 22тока опроса, нри этом возбуждается один извпомиюющих трансформаторов 1, 2, 3 или(при хранении кода ОО) укавнные трансфорэматоры не возбуждаются,При чтении кода ОО ии один из запоминающих трансформаторов 1, 2, 3 не возбужден, транзисторы 7, 8, 9 закрыты и навыходной шине 14 устанавливается высокий45уровень 18, равный напряжению +Е источникаположительного напряжения 16,При чтении кода 01 возбужден запоминающий трансформатор 1, транзистор 7 о 1Ыкрыт, и по цепи - источник положительногонапряжения 16, резисторы 15 и 12, транзистор 7, шина 10 нулевого потенциала течетток, На выходной шине 14 установитсясигнал 19, рабочее значение напряжения сяг.нала равно + -ЕПри чтении кода 10 возбужден запоминающий трансформатор 2, транзистор 8 открьгг, Напряжение нв выходной шине 14 по-.кавно на эпюре 20, оно отличается от нулевого уровня на величину падения напряженин на открытых транзисторах 8 и диода 17,Возбужденное состояние запоминающеготрансформатора 3 соответствует чтению кода11, при этом открыт транзистор 9, Ток течетпо цепи; - шина источник положительногонапряжения 16, резисторы 15, 13, транзистор 9, источник отрицательного напряжения11, Сигнал на выходной шине 14 изображенэпюрой 21, напряжение равно - -у-,ЕУказанные значения напряжений на эцюрах 19, 20, 21 приведены в качестве примера, В общем случае значения напряжений, определяются величннами потенциалов нашинах источников положительного и отрицательного напряжений 16 и 11 и величинами резисторов 12, 13 и 15,Схема обладает высоким быстродействием, так как транзисторы схемы работаютна открывание,В современных впоминающих устройстмх, в связи с широким использованием интегральных схем, количество разъемных сое-,динений (контаятов) часто является определякиним при разработке и компоновке схем,Применение предложенного шифратора позволяет вдвое уменьшить количество выходных шии, поэтому для подключения информационных разрядов каждой матрицы требуется всего ф контактов, Это позволяетуменьшить габариты матриц, повысить надежность шифратора и, в целом, постоянного впоминакецего устройств и упроститьмонтаж всего устройства,Формула изобретенияШифратор для трансформаторного постоянного запоминающего устройства, содержащий три запоминающих трансформаторе, первые выводы выходных обмоток которых соответсз венно подключены к базам первого, второго и третьего транзисторов, а коллекторы пер,вого и третьего транзисторов соответственно - к первым вьоищам.первого и второго резисторов, второй вывод выходной обмотки третьего запоминающего трансформатора соединен с эмиттером третьего транзистора и источником отрицательного напряжения, выходную шину и шину нулевогопотенциала, о т л и ч а ю щ и й с я тем, что, с целью повышения надежности шифратора путем сокрашения числа выходных шин, он содержит источник положительного напряжения, третий резистор и диод, при этом источник положительного напряжения через третий резистор подсоединен ко второму выводу первого резистора, катод диода - к коллектору второго транзистора,а анод - ко вторым выводам пер611254 Составитель ВТехред Э, Ч едактор Л, Баглай ужик Корректор В, Сердю одписноеистров ССС каэ 3163/42 Тираж 717 БНИИПИ Государственного комитета С по делам изобретен 113035, Москва, Жт открыл и Раушскв на ород, ул, Проектная, 4 Пате Филиал вого и второго резисторов и выходной анне, вторые выводы выходных обмоток первого и второго запоминающих трансформаторов соответственно соединены с эмиттерами первого и второго транзисторов и анной нулевого потенциала,Источники информации, принитые во внимание пои экспеотизе:1, Авторское свидетельство СССР140267, 42 е, 14 от 22.10,66,2, Авторское свидетельство СССР491160, кл, С 7 11 С 17/00, 18,01,74,

Смотреть

Заявка

2415582, 27.10.1976

КИЕВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ЗАВОД ЭЛЕКТРОННЫХ ВЫЧИСЛИТЕЛЬНЫХ И УПРАВЛЯЮЩИХ МАШИН

ЖУРАВСКИЙ НИКОЛАЙ НИКОЛАЕВИЧ, СЕЛИГЕЙ АЛЕКСАНДР МИНОВИЧ, ТРОСТЯНЕЦКИЙ ДАВИД СЕМЕНОВИЧ

МПК / Метки

МПК: G11C 17/02

Метки: запоминающего, постоянного, трансформаторного, устройства, шифратор

Опубликовано: 15.06.1978

Код ссылки

<a href="https://patents.su/3-611254-shifrator-dlya-transformatornogo-postoyannogo-zapominayushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Шифратор для трансформаторного постоянного запоминающего устройства</a>

Похожие патенты