Запоминающее устройство на линиях задержки
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Своа Советских Социалистичесаа Реслублия(51) М. Кл. 11 С го Аврстккеыа кеещт в Мкккктров СССРдалем кзобретвккй а фткрыткй(23) Приорите 53) УДК 628.327 .66 (08 Е.8) 43) Опубликовано 25 12,77, Бюллетень 445) Дата опубликования описания 15.1 Х,7 Авторынзобрете Ю. Л. Иваськив(11) Заявитель Киевский ордеавоп эпектронных Красного Знаменитх и управняюших машин руцовог испитеп УСТ РЖКИ ПОМИНДЮЩ ЛИНИЯХ ЗАД ус Изобретение относится к области вычислительной техники и может быть использована при построении цифровых вычислительных ма. шин, в частности цифровых дифференциальных анализаторов.Известны запоминающие устройства на линиях задержки, которые включают в себя накопитель, выход и вход которого подсоединены соответственно к входу и выходу схемы рециркуляции, к другому входу схемы рециркуляции подсоединен счетчик.Недостатком известных запоминающих устройств на линиях задержки является необходимость точной настройки времени задержки между входом и выходом накопителя с помощью специальных регулирующих механизмов. Это ухудшает надежность работы запоми. нающего устройства при изменениях температуры окружающей среды.Цель изобретения - повышение надежноститройства.Этодостигается тем, что устройство содержит схему сравнения, дополнительный счетчик и узел управления, входы которого соединены с соответствующими выходами .усилителей считывания и входами схемы сравнения, выход узла управления подключен к входам начальной установки счетчиков, выход дополнительно го счетчика подключен к одному из входов схемы сравнения, выход которой подключен к соответствующим входам счетчика. Это исключает необходимость в точной установке времени задержки накопителей с помощью специальных регулирующих механизмов и как следствие этото повышает надежность работы запоминающего устройства.На чертеже дана блок-схема описываемогоустройства, где 1, 2, 3 - накопители, 4 - звукопровод, 5 - входной преобразователь, 6 - выходной преобразователь, 7 - формирователь записи, 8 - усилитель считывания, 9, 10, 11 схемы рециркуляции, 12 - стандартная линия задержки, 13 - узел управления, 14 - дополнительный счетчик, емкость которого равна чис.лу разрядов в одном слове плюс разряд, 15 схема сравнения, 6 всчетчик, число состояний которого равно емкости каждого из накопи.телей, 17 - каналпо которому передаются сиг.налы с выхода накопителя на вход тактового генератора, 18 - канал, по которому сигналы, синхронизирующие работу, передаются от блока местного управления во все узлы запомииа. Ьщего устройства.Особенность работы предлагаемого устройства заключается в том, что наряду с рабочей в запоминающее устройство (в каждый его наназпитель) записывается еше некоторая служебная информация. Эта информация представля-, ется в виде маркеров, отделяющих однр слово от другого, а также маркеров, обозначающих начало и конец всей хранимой в каждом накопителе информации. Между последним и первым маркерами (между концом и началом записи всей хранимой в памяти информации) имеется еще некоторое пустое место, которое выбирается равным по времени не менее длины одного слова (в битах) плюс один бит, на это место информация вообще никогда не записывается.В момент обращения к одному из накопителей (1, 2, или 3) с помощью дополнительного счетчика 14, узла управления 13 и схемы сравнения 15 начинается поиск указанного пустого места и мест, где расположены маркеры. Этот поиск представляет собой опрос мест в линии задержки, находящихся на одинаковом расстоянии друг от друга, равном длине слова в битах.Процесс поиска происходит до тех пор, пока не будет выявлено так называемое пустое место. Момент выявления пустого места фиксируется схемой сравнения 15, сигнал с выхода которой устанавливает счетчики 14 и 16 в начальное состояние.После этого первый маркер, следующий сразу же за пустым местом, запускает счетчик 16, который синхронизирует работу линии задержки. Таким образом, на отрезке времени, соответствующем длине пустого места, происходит захват накопителя в требуемый режим синхронизации. Время поиска пустого места не превышает одного цикла работы памяти. В режиме синхронной работы с приходом последнего маркера, обозначающего конец хранимой информации, вырабатывается признак окончания работы счетчика 16.Этот счетчик возобновляет свою работу с приходом первого маркера, обозначающего начало всей хранимой в накопителе информации.Рассмотрим работу в режиме хранения информации.В этом режиме информация, записанная во все накопители, рециркулирует синхронно с работой тактового генератора. Это достигается непрерывной передачей маркерных импульсов с выхода накопителя 1 на вход синхронизации тактового генератора и с)андартными линиями задержки 12, включенными во все накопители, кроме первого.Синхронная работа накопителя . 1 тактового генератора достигнута. благог -я жесткой связи между выходом накопител. 1 и входом синхронизации тактового генер -ора, Синхроннаяаработа всех остальных накопителей (2 и 3) с работой тактового генератора достигаетсй с помощью стандартной линии задержки 12. Так как длина звукопровода любого из накопителей берется такой, что ограничивается только минимальная длина з"-уопровода, то импульсы на выходе накопитв 2 и 3 могут появляться не синхронно м, кл собой и не синхронно с импульсами такто"го генератора, а следовательно, и с импуль"ами на выходе накопителя 1. Для того, чт. добиться синхронной работы60 20 25 30 35 40 45 50 55 4накопителей 2 и 3 с работой тактового генератора, достаточно в пределах одного такта сместить выходные импульсы каждого из накопителей, кроме накопителя 1, с помощью соответствующей линии задержки 12 так, чтобы импульсы на выходе каждого из накопителей, проходя через соответствующую схему рециркуляции 10 или 11, приходили на вход их синхронно с импульсами тактового генератора, Такая настройка осуществляется только один раз - при изготовлении запоминающего устройства, и не требуется при последующей его эксплуатации, В режиме хранения информации сопровождающий счетчик 16 не работает и, следовательно, адреса хранимой информации в этом режиме не известны. Для того, чтобы определить эти адреса, необходимо организовать синхронную работу.саответствующего накопителя и сопровождающего счетчика. Такая синхронизация выполняется в режиме обращения к памяти.Работа устройства в режиме обращения к памяти начинается с автоматической настройки работы накопителя, к которому осуществляется обращение, на синхронную работу с сопровождающим. счетчиком 16.На вход узла 13 непрерывно поступают сигналы с выходов накопителей 1, 2, и 3. Приняв первый же сигнал с выхода любого накопителя, это может быть как маркерный импульс, так и импульс информации, узел 13 вырабатывает управляющий сигнал, задержанный по отношению к принятому сигналу на один такт. Этот управляющий сигнал поступает на входы счетчиков 14 и 16, разрешая их работу, до тех пор, пока не сработает схема сравнения 15, которая, в свою очередь, устанавливает счетчики 14 и 16 соответственно в начальное состояние. Так как команда на разрешение работы счетчиков 14 и 16 может поступить в любой момент времени, на выходе накопителя может быть импульс информации, маркер или их отсутствие, то схема сравнения 15 может срабатывать несколько раз в течение опроса всего содержимого накопителя, что обусловливается совпадением последнего состояния счетчика 14 с местами отсутствия информации или маркеров между началом и концом всей информации в накопителе. Такое срабатывание схемы 15 в течение опроса всего содержимого накопителя происходт до тех пор, пока последнее состояние счет. ика 14 не придется на пустое место в накопителе. С этого момента начинается синхронная работа накопителя и сопровождающего счетчика 16. Действительно, каждому последнему состоянию счетчика 14 в этом случае соответствует появление маркера на выходе накопителя только в промежутке между последним и первым маркерами на последнее состояние счетчика будет обязательно приходиться момент отсутствия маркера, так как длина пустого слова больше расстояния между соседними маркерами. Момент сравнения последнего состояния счетчика 14 и пустого места между последним и первым маркерами вызывает необходимое срабатывание схемы 15, которое теперь возможнотолько один раз за время одного опроса содер585542 3 1 1Гд11 ЦНИИГИ Заказ 5055/42 Тираж 729 Подписное филиал ППП Патент, г. Ужгород, ул. Проектная, 4 жимого накопителя. Начало счета сопровождающего счетчика 16 определяется появлением первого маркера на выходе накопителя, а окончание счета определяется моментом появления на выходе накопителя пустого места.Автоматическая настройка опрашиваемого накопителя на синхронную работу с сопровождающим счетчиком 16 происходит за время, равное не более, чем время задержки накопителя. Синхронная работа сопровождающего счетчика 16 и опрашиваемого накопителя дает возможн 1 зсть прочесть или записать в нее требуемую информацию,формула изобретенияЗапоминающее устройство на линиях задержки, содержащее накопитель, входы которого соединены с соответствующими выходами формирователей записи, а выходы - с входами усилителей считывания, входы формирователей записи подключены к соответствующим схемам рециркуляции, входы которых подключены к 5 счетчику, отличающееся тем, что, с целью повышения надежности работы устройства, оно содержит схему сравнения, дополнительный счетчик и узел управления, входы которого соединены с соответствующими выходами усилителей считывания и входами схемы сравнения, выход узла управления подключен к входам начальной установки счетчиков, выход дополнительного счетчика подключен к одному из входов схемы сравнения, выход которой подключен к соответствующим входам счетчика.
СмотретьЗаявка
1828689, 15.09.1972
КИЕВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ЗАВОД ЭЛЕКТРОННЫХ ВЫЧИСЛИТЕЛЬНЫХ И УПРАВЛЯЮЩИХ МАШИН
АРЬЕ ВАЛЕНТИН ЛЕОНИДОВИЧ, ИВАСЬКИВ ЮРИЙ ЛУКИЧ
МПК / Метки
МПК: G11C 11/00, G11C 7/00
Метки: задержки, запоминающее, линиях
Опубликовано: 25.12.1977
Код ссылки
<a href="https://patents.su/3-585542-zapominayushhee-ustrojjstvo-na-liniyakh-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство на линиях задержки</a>
Предыдущий патент: Устройство для прошивки многоотверстных пластин
Следующий патент: Блок управления для оперативного запоминающего устройства
Случайный патент: Устройство выделения тактовой частоты