Устройство временной асинхронной коммутации импульсных сигналов

Номер патента: 581592

Автор: Леонов

ZIP архив

Текст

Союз СоветскихСоциалистическихРеспубпик ОПИСАНИ Е ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДВТВЛЬСТВУ 1,11)58159;т 61) Дополнительное к авт, свил-ву%43461) Заявлено 2710.7 21)2 184209/18-0 Н 04 1 11/2 присоелинением заявкисударстаеннын немотеоаата Мнннстраа СССРоо делам нзобретвннйи отнрытнй)Ав бретения А. Ф ител УСТРОЙСТВО ВРЕМЕННОЙ КОММУТАЦИИ ИИПУЛЬСНЬ НХРОННО ИГНАЛОВ Изобретение относится к технике коммутации импульсных каналов.По основному авт. св.434610 известноустройство временной асинхронной коммутацииимпульсных сигналов, содержащее оперативный запоминающий блок, два выхода которогочерез дешифраторы подключены к управляющим входам электронных контактов и входныхканальных комплектов и к управляющим входам пт выходных канальных комплектов соответственно, а между выходами электронныхконтактов входных канальных комплектов ивходами оперативного запоминающего блокавключены последовательно соединенные групвовой компаратор, блок управления и блок смены временных каналов, дополнительный входкоторого соединен с входами дешифраторов,Однако известное устройство сложно, ТМкак в нем количество ячеек памяти для хранения управляющих слов должно превышать количество коммутируемых каналов.Цель изобретения - упрощение устройствапутем уменьшения емкости запоминающего.блока,Для этого в устройство временной асинхронной коммутации импульсных сигналов, содержащее оперативный запоминающий блок, двавыхода которого через дешифраторы подключены к управляющим входам электронных контактов п входных канальных комплектов и к управляющим входам пт выходных канальных комплектов соответственно, а между выхолами электронных контактов входных канальных комплектов и входами оперативного запомина.ющего блока включены последовательно соединенные групповой компаратор, блок управления и блок смены временных каналов, дополнительный вход которого соединен с входами дешиф.:. раторов, введены ячейка памяти оперативногозапоминающего блока, блок выдержки времени и блок распределения временных каналов, при О чем выход блока выдержки времени соединен свходом олока распределения временных каналов, выход которого подключен к первому входу ячейки памяти оперативного запоминающего. блока, второй вход которой соединен с входом блока выдержки времени и с дополнительным входом блока смены временных каналов.На чертеже дана структурная электрическая схема предлагаемого устройства.Устройство солержит оперативный запоми.нающий блок 1, два выхода которого через 20 дешифраторы 2 и 3 подключены к управляю.щим входам электронных контактов 4 входных канальных комплектов 5 и к управлякгцтим входам выходных канальных комплектов 6 соответственно, а между выхолами электронных контактов 4 входных канальных комплектов 5 и Ж входами оперативного запоминающе.о блокавключены последовательно соединенные групповой компаратор 7, блок 8 управления и блок 9 смены временных каналов, дополнительный вход которого соединен с входами дешифраторов 2 и 3, Устройство также содержит ячейку памяти 10 оперативного запоминающего блока 1, блок1 выдержки времени и блок 12 распределения временных каналов, причем выход бло. кавыдержки времени соединен с входом блока 12 распределения временных каналов, выход которого подключен к первому входу ячейки памяти 10, второй вход которой соединен с входом блока1 выдержки времени и с дополнительным входом блока 9 смены временных каналов.Устройство работает следующим образом, Импульс проключения формируется при считывании из оперативного запоминающего блока 1 управляющего слова, содержащего адреса входного 5 и выходного 6 канальных комплектов. После дешифрации адресов открываются электронные контакты 4 в соответствующих входных канальных комплектах 5. Информация между входными 5 и выходными 6 канальными комплектами йередается по общей соединительной линии 13, Одновременно на вход блока 8 управления по общей соединительной линии 14 через компаратор 7 поступает код времени, прошедшего между моментами поступления фронта информационного импульса и импульсов проключения. Изменение фазы импульса проключения может производиться путем изменения кода выдержки времени. Блок 8 управле. ния анализирует информацию о фазе коммутируемого сигнала, определяет номера каналов, фазу импульса проключения которых необходимо изменить, и ввгдает команду на блок 9 смены временных каналов, который представляет собой запоминающий регистр, в который записывается несколько управляющих слов. В зависимости от алгоритма переключения и команд, поступающих из блока 8 управления, запись информации из блока 9 смены временных кана-лов в оперативный запоминающий блок 1 может производиться по-разному. Если сигнал пе 63 1 Я 2рееклвчения отсутствует, то управлякццие сло.ва записываются и те же ячейки памяти, откудаони были списаны. 1 ри наличии сигнала переключения ячейки записи управляющих словменяются,б Тактовая последовательность для считывания управляющих слов задается блоком 12 распределения временных каналов, который подключен к считывающему входу оперативногозапоминающего блока 1. Ячейка памяти 10 храонит информацию о числе тактов которые нео 1бходимо пропустить перед считыванием очередного управляющего слова. Блок 11 выдержкивремени представляет собой двоичный счет.чнк, который обеспечивает задержку считывания очередного управляющего слова на числотактов, определяемых кодомпоступающим навход счетчика.Таким образом, введение ячейки памяти10 увеличивает число разрядов в управляющем. слове, но значительно сокращает требуемое количество ячеек памяти для хранения управляющих слов,Формцла изобретенияУстройство временной асинхронной коммутации импульсных сигналов по авт. св.254346 О, отличающееся тем, что, с цельюупрощения устройства путем уменьшения емкости запоминающего блока, введены ячейка памяти оперативного запоминающего блока, блок выдержки времени и блок распределения ЗОвременных каналов, причем выход блока выдержки времени соединен с входом блока распределения временных каналов, выход которого.подключен к первому входу ячейки памяти оперативного запоминающего блока, второй вход которой соединен с входом блока выдержки Мвремени и с дополнительным входом блока смены временных каналов.Источники информации, принятые во внимание при экспертизе:Подписноемитета Совета Министров ССетений и открытийРаунсная наб., л. 415 Тираж 815ственного кделам наобросина; ЖСоставитель Е. ЙогибловТехред О. ЛуговаяКорректор Л. Мельннченк

Смотреть

Заявка

2184209, 27.10.1975

ВОЙСКОВАЯ ЧАСТЬ 25871

ЛЕОНОВ АНАТОЛИЙ ФЕДОРОВИЧ

МПК / Метки

МПК: H04L 11/20

Метки: асинхронной, временной, импульсных, коммутации, сигналов

Опубликовано: 25.11.1977

Код ссылки

<a href="https://patents.su/3-581592-ustrojjstvo-vremennojj-asinkhronnojj-kommutacii-impulsnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство временной асинхронной коммутации импульсных сигналов</a>

Похожие патенты