Устройство управления перестройкой частоты

Номер патента: 544137

Автор: Козлов

ZIP архив

Текст

ОП ИСАНИЕ д)54 из 7ИЗОБРЕТЕН ИЯ Союз СоветскииСоциалистицескихРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(45) Дата опубликования описания 05,05,77(51) М Кл- Н 04 В 1/10 Государственный комитет Совета Министров СССР по делам изобретений и открытий(54) УСТРОЙСТВО УПРАВЛЕНИЯ ПЕРЕСТРОЙКОЙ ЧАСТОТЫ Изобретение относится к системам связи и может использоваться в устройствах управления перестройкой частоты приемных и передающих устройств, в комплексах наклонного зондирования ионосферы и выбора оптимальных частот связи.Известно устройство управления перестройкой частоты системы связи, содержащее последовательно соединенные коммутатор, декадный счетчик и схему сравнения, а так же регистр, включенный между коммутатором и другим входом схемы сравнения, и шифратор 11.Однако в известном устройстве при приеме сигналов от нескольких передающих центров возможны ошибки в перестройке частоЦель изобретения - повышение точности перестройки при приеме сигналов нескольких передающих центров. 20Для этого в предложенное устройство введены запоминающий блок, наборный блок, два распределителя, одновибратор, элементы И и ИЛИ, при этом наборный блок через шифратор и запоминающий блок подключен к 25 коммутатору, выход шифратора подключен кдругому входу коммутатора, к стробируюшимвходам которого подключены выходы обоихраспределителей, выход первого распределителя подключен к гервому адресному входузапоминающего блока, первый вход первогораспределителя подключен к наборному блоку, другой выход которого подключен кпервому входу переключателя, первый выходкоторого подключен к входу второго распределителя, а второй вход первого распределителя подключен к второму выходу переключателя, причем другие адресные входы запоминающего блока соединены с выходамиэлементов И, первые входы которых подключены к выходу элемента ИЛИ, один входкоторого подключен к третьему выходу наборного блока, на другой вход элемента ИЛИчерез одновибратор и на третий вход первого распределителя непосредственно поданы импульсы начала цикла, а на второй входпереключателя поданы импульсы тактовойчастоты,На чертеже изображена структурная электрическая схема предложенного устройства,Оно содержит последовательнэ соединенные коммутатор 1, декадный счетчик 2 и схему сравнения 3, регистр 4, вк;лэчепный между коммутатором 1 и другим входом схемы сравнения 3, а также шифратор 5, запоминаэший блок 6, наборный блок 7, распределители 8 и 9, элементы И 10 и элемент ИЛИ 11, одновибратор 12. Прп этом наборный блэк 7 через шифратор 5 и запоминающий блок 6 пэдключен к коммута тэру 1, выход шифратэра 5 подключен к другому входу коммутатора 1, к стробируюшим входам которого подключены выходы распределителей 8 и 9, при этэм выход распределителя 9 подключен также к перво му адресному входу запоминающего блока 6, первый вхэд распределителя 9 подключен к первому выходу набэрного блока 7, второй выход которого подключен к первому входу переключателя 13, первый выход 26 кэторого пэдключен к входу распределителя 8, а второй вход распределителя 9 подключен к второму выходу переключателя 13.Причем другие адресные входы запоминающего блока 6 соединены с выходамп злемен тов И 10, первые входы которых подключены к выходу элемента ИЛИ 11, один вход котэрэгэ подключен к третьему выходу наборного блэка 7, на другой вход элемента ИЛИ 11 через эднэвибратор 12 и на третий вход З 0 распределителя 9 непосредственнэ поданы импульсы начала цикла, а на второй вход переключателя 1 3 поданы импульсы тактовой частоты.Устройство работает следующим образом Для набэра в запоминающий блок 6 начальных и конечных частот диапазона перестройки переключатель 13 ставится в положение "Набор" При этом цепь сдвига распределите - ля 8 отключается, а распределителя 9 подклю чается к наборному блоку 7. Переклнча - тель 13 ставится в пэложение "1", После этого с наборного блэка 7 в распределитель 9 записывается "1" и нажатием соответствующих кнопок производится набор частот.При нажатии любой кнопки на вход запоминающего блока 6 с шифратора 5 поступает код соответствующей цифры, кроме того, в цепь сдвига распределителя 9 поступает продвигающий импульс, а на соответствующую координату запоминающего блока 6 через элемент ИЛИ 11 и один из элементов И 10 поступает импульс опроса, С первого вьхода распределителя 9 стробируюший им.- пульс поступает на координату Х запоминаю- щего блока 6 и на соответствующий вход коммутатора 1. При этом код первой цифры записывается в выбранный адрес запоминающего блока 6 и декаду счетчика 2, соответствующую старшему разряду частоты. При60 нажатии кногки, соэтветствуюшей второй цифре набираемой частоты, единица" сдвигается в распределителе 9 на один разряд и кэд с выхода шифратора 5 записывается в адрес запоминающего блока 6 с координатой Х и в следующую декаду счетчикаа2, Пэ окончании набора начальной частоты диапазона набирается конечная частота, коГтэрая записывается пэ соответствующим адресам запоминающего блока 6 и в регистр 4. После этого переключатель 13 ставится; в положение, соответствующее второй программе, и набор повторяется Таким образом, гэ окончании процесса набора по соответствующим адресам запох.инаюшего блока будут записаны начальные и конечные частоты перестройки каждой программы. После этого переключателем 13 выбирают нужную программу и ставят его в пэложение "работа", при этом цепь сдвига распределителя 9 подключается к цепи импульсов тактовой частэты, а распределителя 8 к наборному блоку 7. Рассмотрим работу устройства в режиме зондирования. Импульсом начала циклазапускается одновибратор 12 и записывается "1 " в распределитель 9. Однэвибратор12 вырабатывает импульс, который черезэлемент ИЛИ 11 и соответствующий элементИ 10 стробирует координату запэмшаюшегэ блока 6, выбранную переключателем 13,жа время, превышающее цикл работы распределителя 9, Импульсами тактэвэй частоты "1 " продвигается по распределителю9 и стробирует координаты Х запоминающего блэка 6 и соответствующие входыкоммутатора 1, при этом в счетчик 2 записывается начальная частота диапазоназондирования, а в регистр 4 конечная частота. Б процессе перестройки счетчика2 частота, получающаяся в нем, сравнивается схемой сравнения 3 с частотой, находящейся в регистре 4, При совпадении этихчастот схема выдает кэмапду "Стоп", пэкоторой процесс перестройки счетчика 2прекращается. При поступлении следующего импульса начала цикла цикл работы повторяетсяя.В режиме анализа начальная и конечнаячастота анализа набираются в счетчик 2 ирегистр 4 соответственно пэсредствэм наборногэ блока 7, шифратора 5, коммутатора1 и распределителя 8, Запоминающий блок6 и распределитель 9 при этом в рабэтене участвуют.Выполнение устройства в таком виде значительно повышает точность перестройки .частоты при приеме сигналов от несколькихпередающих центров,544137 ЦНИИПИ Заказ 793 /72 Тираж 872 Подписное филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 формула изобретения Устройство управления перестройкой частоты системы связи, содержащее последовательно соединенные коммутатор, декадный счетчик и схему сравнения, а такжерегистр, включенный между коммутатороми другим входом схемы сравнения, и шифратор отличающееся тем.что,с целью повышения точности перестройки при 10приеме сигналов нескольких передающихцентров, введены запоминающий блок, наборный блок, два распределителя, одновибратор,элементы И и ИЛИ, при этом наборный блокчерез шифратор и запоминающий блок подключен к коммутатору, выход шифратора подключен к другому входу коммутатора, к стрсбирующим входам которого подключены выходы обоих распределителей, выход первого распределителя подключен к первому адресномувходу запоминающего блока, первый вход первого распределителя подключен к наборнсму блоку, другой выход которого подключенк первому входу переключателя, первый выход которого подключен к входу второгораспределителя, а второй вход первого распределителя подключен к второму выходупереключателя, причем другие адресные входызапоминающего блока соединены с выходамиэлементов И, первые входы которых подключены к выходу элемента ИЛИ, один входкоторого подключен к третьему выходу наборного блока, на другой вход элемента ИЛИчерез одновибра 1 ор и на третий вход первогораспределителя непосредственно поданы импульсы начала цикла, а на второй вход переключателя поданы импульсы тактовой частоты. Источник информации, принятый во внимание при экспертизе:1. Отчет по ОКР "Сойка", инв . Ъ 07021 92, 1974 с. 43-45 (прототип).

Смотреть

Заявка

2106426, 19.02.1975

ПРЕДПРИЯТИЕ ПЯ Г-4554

КОЗЛОВ АЛЕКСАНДР АЛЕКСЕЕВИЧ

МПК / Метки

МПК: H04B 1/10

Метки: перестройкой, частоты

Опубликовано: 25.01.1977

Код ссылки

<a href="https://patents.su/3-544137-ustrojjstvo-upravleniya-perestrojjkojj-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Устройство управления перестройкой частоты</a>

Похожие патенты