Аналоговое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Р 1 5286 П Союз Соаетских Социалистических Респ,блик(22) Заявлено 02,07,74 исоединением заявки Мо Государственный комитет Совета Министров СССР по делам изобретений.09.76. Бюллетень Мо 3ния описания 12,10.76 публикован открытии ата опублик(54) АНАЛОГОВОЕ ЗА напряжения а и через входом опе р ующий вхо сумматора, очерез трети рой вход сум рного повто ого ключа со усилителя. соедивторой рационд котодин из " к тюч матора рителя сдинен 7(1я ется Изобретение относится к аналоговой технике и может быть использовано для запоминания электрических напряжений,Известно аналоговое запоминающее устройство, содержащее операционный усилитель, 5ключ, буферный повторитель напряжения, ковходу которого подключен запоминающий конденсатор, а выход через резистор соединен совходом операционного усилителя 11.Наиболее близким по технической сущности 1 ок данному изобретению является аналоговоезапоминающее устройство, содержащее буферный повторитель напряжения, вход которогосоединен с одной из обкладок конденсаторакомпенсации ошибки и с одним из входов первого ключа, запоминающий конденсатор, однаиз обкладок которого подключена к шине нулевого потенциала, а другая соединена с другим входом первого ключа, второй и третийключи 2,Недостатком известных устройств явлневысокая точность работы,Цель изобретения - повышение точностиустройства,Это достигается тем, что в аналоговое запо- Бминающее устройство введены сумматор, операционный усилигель и дополнительный буферный повторитель напряжения, вход которого соединен с другой обкладкой запоминающего конденсатора, а выход дополнительно- зп НАЮЩЕЕ УСТРОИСТВО го оуферного повторителя нен с выходом устройств ключ - с инвертирующим ного усилителя, неинверти рого соединен с выходом входов которого соединен со входом устройства, вто соединен с выходом буф напряжения, а выход перв с выходом операционного На чертеже представлена функциональная схема предлагаемого устройства.Устройство содержит сумматор 1, выход которого соединен с неинвертирующим входом операционного усилителя 2. Инвертирующий вход операционного усилителя 2 через ключ 3 подключен к выходу дополнительного буферного повторителя напряжения 4, Выход операционного усилителя 2 подключен к выходу ключа 5, входы которого соединены со входами буферных повторителей напряжения 4 и 6. Запоминающий конденсатор 7 подключен ко входу дополнительного буферного повторителя напряжения 4, Конденсатор компенсации ошибки 8 подключен ко входу буферного повторителя напряжения 6, выход которого соединен с одним из входов сумматора 1, второй вход которого соединен через ключ 9 со входом устройства.б 11 С 27/00,Устройство работает следующим образом, В режиме коррекции ключи 3, 5 и 9 устанавливаются в положение ас; при этом на один вход сумматора 1 и на инвертирующий вход операционного усилителя 2 подается нулевой потенциал, а контакты ас ключа 5 замыкают цепь отрицательной обратной связи, образованной буферным повторителем напряжения 6 и сумматором 1. Необходимую инверсию сигнала обеспечивает сумматор 1, На выходе буферного повторителя напряжения 6 устанавливается напряжение, равное и противоположное по знаку сумме ошибок сумматора 1 и операционного усилителя 2. Таким образом, на выходе буферного повторителя напряжения 6 выделяется напряжение смещения нуля всего запоминающего устройства,В рабочем режиме ключи 3, 5 и 9 устанавливаются в положение ад, При этом вход буферного повторителя напряжения 6 изолирован и на его выходе при помощи конденсатора компенсации ошибки 8 сохраняется напряжение ошибки всего запоминающего устройства с противоположным знаком. Сумматор 1, операционный усилитель 2 и дополнительный буферный повторитель напряжения 4, включенный через ключ 3 в цепь отрицательной обратной связи операционного усилителя 2, образуют повторитель напряжения, точно повторяющий на выходе дополнительного буферного повторителя напряжения 4 все изменения входного напряжения.При переходе контактов ключей 3, 5 и 9 в положение ас входное напряжение запоминается на выходе дополнительного буферного повторителя напряжения 4 при помощи запоминающего конденсатора 7, а устройство переходит в режим коррекции,1 О 15 Ю 25 зо 35 Устройство обеспечивает повышение точности за счет введения глубокой отрицательной обратной связи и коррекции устройства перед каждым циклом запоминания.Формула изобретения Аналоговое запоминающее устройство, содержащее буферный повторитель напряжения, вход которого соединен с одной из обкладок конденсатора компенсации ошибки и с одним из входов первого ключа, запоминающий конденсатор, одна из обкладок которого подключена к шине нулевого потенциала, а другая обкладка запоминающего конденсатора соединена с другим входом первого ключа, второй и третий ключи, отличающееся тем, что,с целью повышения точности устройства, в него введены сумматор, операционный усилитель и дополнительный буферный повторитель напряжения, вход которого соединен с другой обкладкой запоминающего конденсатора, а выход дополнительного буферного повторителя напряжения соединен с выходом устройства и через второй ключ - с инвертирующим входом операционного усилителя, неинвертирующий вход которого соединен с выходом сумматора, один из входов которого соединен через третий ключ со входом устройства, второй вход сумматора соединен с выходом буферного повторителя напряжения, а выход первого ключа соединен с выходом операционного усилителя.Источники информации, принятые во внимание при экспертизе:1. Патент США Мо 3363113, кл. Н ОЗК, 09.01,68.2. Ав. св. М 187837, кл.01.10,65.ПодписиСССР Типография, пр. Сапунова Изд. Л% 1609 ТираПИ Государственного комитета Совета по делам изобретений и откры 113035, Москва, Ж. Раушская на ж 723Мииистротийб., д.45
СмотретьЗаявка
2040390, 02.07.1974
ПРЕДПРИЯТИЕ ПЯ Г-4172
РОДИОНОВ ЮРИЙ ИВАНОВИЧ, РУДАКОВ ВЛАДИМИР ПАВЛОВИЧ
МПК / Метки
МПК: G11C 27/00
Метки: аналоговое, запоминающее
Опубликовано: 15.09.1976
Код ссылки
<a href="https://patents.su/3-528613-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>
Предыдущий патент: Асинхронный регистр сдвига
Следующий патент: Оперативное запоминающее устройство
Случайный патент: Ждущий мультивибратор