Осциллограф с матричным экраном

Номер патента: 508743

Автор: Браверман

ZIP архив

Текст

(61) Дополнительное (22) Заявлено 30.10,7 авт, свид-ву21) 2071803 26-2 О 01 й 131 51) с присоединением заявкиГосударственнын ком ит Совета Министров СССДата опубликования описания 13,05.7(72) Автор изобретения Я. Браверм 71) Заявите 54) ОСЦИЛЛОГРАФ С МАТРИЧНЪМ ЭКРА 20 Изобретение относится к электроизмерительной технике и может быть использовано для повышения скорости осциллографических измерений.Известен осциллограф с матричным экраном, содержащий усилитель исследуемого сигнала, выход которого связан через аналогоцифровой преобразователь, схему адресации и записи, запоминающее устройство и усилители считывания со строками матричного экрана, соединенными с первыми выходами коммутатора адресных столбцов, вторые выходы которого подключены к входам запоминающего устройства, а тактовый вход - к первому выходу схемы синхронизации и развертки с плавным и декадным переключателями длительности развертки.Целью изобретения является ускорение процесса измерения,Эта цель достигается благодаря тому, что осциллограф снабжен формирователем сигнала маркера, счетчиком импульсов сигнала маркера, счетчиком циклов счета, табло, блоком памяти и управления табло, источником возбукдающего напряжения, переключателями циклов счета, десятичных запятых и букв табло, движки которых механически связаны с движком декадного переключателя длительности развертки, а неподвижные ламели соединены с буквами и десятичными запятыми табло, цифровая часть которого подключена к выходам блока управления и памяти табло, а общий электрод - к первому полюсу источника возбуждающего напряжения, вторым полюсом связанного с движками переключателей десятичных запятых и букв табло и первым входом блока памяти и управления табло, кодовые входы которого соединены с выходамц счетчика импульсов сигнала маркера, а второй вход - с первым выходом счетчика циклов счета, второй выход которого подключен к первому входу счетчика импульсов сигнала маркера, а входы - к ламелям переключателя циклов счета, движок которого механически связан с движком плавного переключателя длительности развертки и соединен с выходом первого каскада коммутатора и первым входом формирователя, второй вход которого подключен к тактовому входу коммутатора, а выход - к тактовому входу счетчика импульсов сигнала маркера и строке матричного экрана.На чертеже приведена структурная электрическая схема осциллографа,Устройство состоит из усилителя входного сигнала 1, аналого-цифрового преобразователя 2, схемы адресации и записи 3, буферного запоминающего устройства 4, усилителей 5 считывания буферного запоминающего устройства, матричного экрана 6, коммутатора 7 ад5 10 15 20 25 30 35 40 45 50 60 65 ресных столбцов буферного запоминающегоустройства и экрана, схемы синхронизации иразвертки 8, декадного переключателя длительности развертки 9, плавного переключателя длительности развертки 10, формирователя сигнала маркера 11, счетчика импульсовсигнала маркера 12, счетчика циклов счета 13,блока памяти и управления табло 14, табло15, источника возбуждающего напряжения 16,переключателя циклов счета 17, переключателя десятичных запятых табло 18, переключателя букв табло 19.Устройство работает следующим образом.Сигнал синхронизации переводит схему всостояние, при котором осуществляется регистрация исследуемого сигнала,При регистрации исследуемого сигнала натактовый вход коммутатора 7 с выхода схемы 8 поступают тактовые импульсы развертки, частота которых устанавливается переключателями 9, 10. Коммутатор 7 начинает последовательно сканировать адресные столбцы запоминающего устройства 4 и экрана 6.Одновременно по сигналу из схемы 8 начинает работать преобразователь 2, код с выхода которого поступает на схему 3. Эта схемавыбирает соответствующую коду строку устройства 4 и записывает логическую единицу вячейку памяти устройства 4, лежащую в пересечении выбранной строки и адресного столбца устройства 4, коммутируемого в этот момент коммутатором 7. После окончания записи сигналом, приходящим с последнего кас.када коммутатора 7, схема 8 переводится всостояние, при котором осуществляется воспроизведение. При воспроизведении по сигналу из схемы 8 перестает работать преобразователь 2, а на тактовый вход коммутатора 7начинают поступать тактовые импульсы воспроизведения.Сигналы с лежащих на сканируемом адресном столбце ячеек памяти, в которых былазаписана логическая единица, подаются через усилители 5 на строки экрана 6,Однократно записанная информация многократно воспроизводится на экране. Для наблюдения периодических процессов в динамике ихизменения, схема 8 через промежутки времени, меньше чем инерционность глаза, осуществляет стирание информации.Цифровые отсчеты длительности получаются при воспроизведении следующим образом,Сигнал с первого каскада коммутатора 7подается на формирователь 11 сигнала маркера - пачки импульсов тактовой частоты, задержка которой относительно сигнала с первого каскада коммутатора и длительность регулируются.Сигнал маркера подается на маркерпуюстроку экрана 6. После совмещения начала иконца светящейся маркерной полоски с началом и концом измеряемого участка исследуемого сигнала количество импульсов в сигналемаркера равно количеству столбцов, лежащихв пределах измеряемого участка, Число импульсов в сигнале маркера подсчитывается счетчиком 12.Запись показаний счетчика 12 в блок 14 и обнуление счетчика 12 происходит по сигналу, приходящему из счетчика циклов счета 13 один раз за колйчество циклов счета (количество просчитаиных пачек импульсов), соот ветствующее показанию плавного перекл 1 очателя длительности развертки, благодаря чему показания табло 15 соответствуют количеству импульсов в пачке сигнала маркера, умножен. ному н а показ а ни я переключателя 17.Показания декадного переключателя 9 длительности развертки учитываются благодаря механическому соединению его движка с движками переключателя 18 десятичных запятых и переключателя 19 соответствующих оукв табло 15. Из-за малости промежутков времени записи информации в блок 14 памяти н управления табло возбуждение цифр табло источником 16 происходит практически непрерывно.Ф ор мул а изобретения Осциллограф с матричным экраном, содержащий усилитель исследуемого сигнала, выход которого связан через аналого-цифровой прсооразователь, схему адресации и записи, запоминающее устройство и усилители считывания со строками матричного экрана, соединенными с первыми выходами коммутатора адресных столбцов, вторые выходы которого подключены к входам запоминающего устройства, а тактовый вход - к первому выходу схемы синхронизации и развертки с плавным и декадным переключателями длительности развертки, отличающийся тем, что, с целью ускорения процесса измерения, он снабжен формирователем сигнала маркера, счетчиком импульсов сигнала маркера, счетчиком циклов счета, табло, блоком памяти и управления табло, источником возбуждающего напряжения, переключателями циклов счета, десятичных запятых и букв табло, движки которых механически связаны с движком декадного переключателя длительности развертки, а неподвижные ламели соединены с буквами и десятичными запятыми табло, цифровая часть которого подключена к выходам блока управления и памяти табло, а общий электрод - к первому полюсу источника возбуждающего напряжения, вторым полюсом связанного с движками переключателей десятичных запятых и букв табло и первым входом блока памяти и управления табло, кодовые входы которого соединены с выходами счетчика импульсов сигнала маркера, а второй вход - с первым выходом счетчика циклов счета, второй выход которого подключен к первому входу счетчика импульсов сигнала маркера, а входы - к ламелям переключателя циклов счета, движок которого механически связан с движком главного переклочателя длительности развертки и соединен с выходом первого каскада коммутатора и первым входом фор508743 Составитель В, ЛившицТекред Т. Лященко Корректор А. Дзесова Редактор Н, Коляда Заказ 1032/10 Изд.1237 Тираж 1099 Подписное ЦНИИПИ Государственного комитета Совета Мшистров СССР по делам изобретений п открытий 113035, Москва, Ж.35, Раушская наб., д. 4/5Типография, пр. Сапунова, 2 мирователя, второй вход которого подключен к тактовому входу коммутатора, а выход - к тактовому входу счечика 11 м 1 ульсОВ 01 Гналамаркера и строке матричного экрана,

Смотреть

Заявка

2071803, 30.10.1974

ПРЕДПРИЯТИЕ ПЯ Г-4937

БРАВЕРМАН ИОСИФ ЯКОВЛЕВИЧ

МПК / Метки

МПК: G01R 13/10

Метки: матричным, осциллограф, экраном

Опубликовано: 30.03.1976

Код ссылки

<a href="https://patents.su/3-508743-oscillograf-s-matrichnym-ehkranom.html" target="_blank" rel="follow" title="База патентов СССР">Осциллограф с матричным экраном</a>

Похожие патенты