Адаптивный аналого-цифровой преобразователь

Номер патента: 493911

Авторы: Вальский, Островерхов, Фремке

ZIP архив

Текст

р 4939 И Союз Советских Социалиотическикф Рвсоублии61) Дополнительное к авт.свид-ву 304687 22) Заявлено 25.02.74 (21) 1999051/26-21 51) М. 031 с 13/02 с присоединением заявк Гасударственные комите Совета Министров ССС 23) Приоритет Опубликован 5, Бюллетень4лам изобретениии открытий та опубликования описания 01.04.76 Авторыизобретения Г, Вальский, В. В. Островерхов. Фремке 1) Заявите 54) АДАПТИВНЫЙ АНАЛОГО-ЦИФРО ПРЕОБРАЗОВАТЕЛ Изоб ной тех Извес преобра тельств Цельйства 3 у , сравнива я 6 кода ого преоб 7 и доно пределения и, логичес стра 11 сд ретение отно ники.тен адаптизователь (АЦ у304687 изобретения правления, цифроющего устройства в напряжение слеразователя, реверлнительно,введеношибки, счетчика ких схем 10 (И, вига и задатчика вешивания, устро вого сумматора 4 5, преобразовател дящего адаптивн сивного счетчика ных счетчика 8 о 9 объема выборк И - И), реги 12 ошибок. тся к области импульсный аналого-цифрово П) по авторскому свиде величение быстродеР образовател зом.Перед началом работы с помощью задатчика 12 ошибки задается требуемая ошибка преобразования, при этом в регистре 11 сдвига 15 в единичное состояние устанавливается триггер, обеспечивающий получение заданной ошибки преобразования при минимальной дисперсии помехи и на вход регистра 11 сдвига коммутируется соответствующий выход счет чика 8 определения ошибки. Выходной сигналрегистра 11 сдвига открывает подключенную к данному выходу логическую схему И и тактовые сигналы с устройства управления, обеспечивающие независимые выборки вход ного сигнала с наложенной на него аддитивной помехой, будут поступать на счетные входы соответствующих триггеров реверсивного счетчика 7, счетчика 8 определения ошибки и счетчика 9 объема выборки. По команде з 0 Пуск устройство 3 управления выдает сигДля этого в него дополнительно введены задатчик ошибок, счетчик определения ошибки, счетчик объема выборки, регистр сдвига и логические схемы И, причем выходы задатчика ошибок соединены с установочными входами триггеров регистра сдвига, выходы которого через логические схемы И соединены с соответствующими входами реверсивного счетчика и счетчика объема выборки, выход которого соединен с одним входом схемы совпадения, второй вход которой подключен к устройству управления, а выход - с вторымн входами логических схем И, входы регистра сдвига подключены к соответствующим выходам счетчика определения ошибки, знаковый вход которого соединен с выходом сравнивающего устройства, а,входы разрядов - с входами реверсивного счетчика.На чертеже представлена структурная схема аналого-цифрового преобразователя.Преобразователь состоит из аналогового запоминающего устройства 1, аналого-цифрового преобразователя 2 поразрядного уравноаботает следующим обра 493911нал на управляющий вход преобразователя для производства выборки и запоминания входного сипнала с наложенной на него помехой. Заполоненное значение входного сигнала подается в суммирующую точку на один из входов сравнивающего устройства 5, на второй вход которого поступает аддитивная смесь сигнала и помехи х (1) = х (1) +Х (1) . Кроме того, в суммирующую точку подается компенсирующее напряжение с выхода ПКНС, которое изменяется в моменты прихода тактовых импульсов по следующему итерационному алгоритму:Ц, = Ц(1 - 1)+ д,з 1 дп х(У,) -- х (,) + 7 Д - 1)1 (Игде У. - компенсирующее напряжение с выхода преобразователя 6 на такте преобразования; У;, - компенсирующее напряжение с выхода преобразователя 6 на такте преобразования; х(1,) - сигнал с выхода устройства 1, соответствующий входному воздействию в момент выборки и запоминания; х(1;) - входное воздействие в момент времени; о,; - величина кванта младшего разряда.В исходном состоянии в счетчике определения ошибки записано число Й=О, На каждом шаге итерации (в зависимости от знака разности в выражении) происходит изменение состояния счетчика 8 в соответствии с выражениемК, - К1 з 1 дп(х(,) - х(г,)+У(1 - 1)1) (2)Если при (а/п - определяется счетчиком 9 объема выборки выполняется условиеаЬ(й) =-А, (3)где А - допустимое число квантов в заданной ошибке, то по сигналу счетчика 8 происходит сдвиг вправо единицы в,регистре 11. При этом для прохождения тактовых импульсов открывается следующая логическая схема совпадения И, выход которой соединен со счетным входом триггера реверсивного счетчика 7, соответствующей весу младшего разряда 0,5 о одновременно выход логической схемы совпадения И соединен с входами следующих триггеров счетчика 8 определения ошибки и счетчика 9 объема выбории, что приводит к увеличению объема выборки л и допустимого значения й в счетчике 8 определения ошибки 5 в два раза.и,-2 п; А, =2 А, (4)Счетчик 8 обнуляется и устройство начинает работать аналогично описанному выше.Причем если при (п 2 выполняется условиеабз(й) А, (5)то аналогично рассмотренному происходит сдвиг единицы в репистре 11 сдвига, уменьшение кванта (0,25 о,) и переход к параметрамлз = - 2 и,; А =. 2 А,. (6)При невыполнении условия (5) цикл адаптивного преобразования считается законченным. В этом случае результат преобразования с ошибкой, не превышающий задаиную, получается на выходе цифрового сумматора 4, в котором, также как и в приборе - аналоге, происходит суммирование кодов с выхода АЦП поразрядного и следящего уравновешивания.Предмет изобретенияАдаптивный аналого-цифровой преобразователь по авторскому свидетельству304687, отличающийся тем, что, с целью увеличения быстродействия, в него дополнительно введены задатчик ошибок, счетчик определения ошибки, счетчик объема выборки, регистр сдвига и логические схемы И, причем выходы задатчика ошибок соединены с установочными входами триггеров регистра сдвига, выходы которого через логические схемы И соединены с соответствующими входами реверсивного счетчика и счетчика объема выборки, выход которого соединен с одним вхо О дом схемы совпадения, второй вход которойподключен к устройству управления, а выход - с вторыми входами логических схем И, входы регистра сдвига подключены к соответствующим выходам счетчика определе 4 д ния ошибками, знаковый вход которого соединен с выходом сравнивающего устройства, а входы разрядов - с входами реверсивного счетчика,Составитель А. РазиноваРедактор В, Булдаков Техред Т. Миронова Корректор И, Позняковска сио С пографпя, пр. Сапунова, 2 аз 569/16 Изд,2020 ЦНИИПИ Государственного комитет по делам изобретений 13035, Москва, Ж, РаушТираж 902 Совета Минист открытий кая иаб., д. 4/5

Смотреть

Заявка

1999051, 25.02.1974

ПРЕДПРИЯТИЕ ПЯ Г-4377

ВАЛЬСКИЙ БОРИС ГАМШЕЕВИЧ, ОСТРОВЕРХОВ ВАДИМ ВАСИЛЬЕВИЧ, ФРЕМКЕ АНДРЕЙ АНДРЕЕВИЧ

МПК / Метки

МПК: H03K 13/02

Метки: адаптивный, аналого-цифровой

Опубликовано: 30.11.1975

Код ссылки

<a href="https://patents.su/3-493911-adaptivnyjj-analogo-cifrovojj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Адаптивный аналого-цифровой преобразователь</a>

Похожие патенты