Импульсно-фазовый дискриминатор

Номер патента: 482883

Авторы: Додонов, Марголис, Романов, Соков, Шпилев

ZIP архив

Текст

Оп ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ9.06.7 22) Заявлено с присоединением заягки Ъ -23) Приоритет -оударственнни номит оввта министров ССС ло делам изобретенийи открытий 53) УДК 621.376.51088.8) Бюллетень Ъе 32иса пня 29.03.76 0,08.75 051 х О; и кова но Дата онублик вани 72) Авторызоб)ете;н 5 Ов, Э. В. Маргол Ю. Ф.)" 1) Зяявитег РИМИ НАТОР 54) ИМПУЛЬСНО-ФАЗОВЫЙ выс Вьходи каждого из л - 1 разрядов обои.х счетчиков соединены с соответствующими нм В.ОДДЗи КЯЖДОИ НЗ СООТВСТСТВМ 10 ННХ НО НО)1 ср) 1- - 1 логисских с: ек Зя й мя единнц 11 старшего разряда формирователя вьходого сипалд, д единичныс и нулевые вьходи оследшк л-ьх разрядов обои.; счетчиков соединены с соответствуюqми входами выходОй ГОгис(ССКО СХЕКфОРМИРОВДНИЯ ЕКУЩЕ- го значения л-го старшего двоичного разряда разности состояний счетчиков.11 д чертеже изооряжеия (1)х 1 кционяль 1 Яя схска импульсно-фазового дискриминатора.Дискриминатор содержит два л-разрядны двоичны.; счетчикаи 2 импульсов, и формировятсль 3 ВВ 1 ходнОГО сиГ 11 для, состоящни 113 и - -1 лопгческик схек 4, 5, 6, 7 займа единицы старшего разрядд и выходной лопгчсской схемы 8 формирования текущего значения л-го старшего двончюго разряда разности состояний счетчиков импульсов, причем логические схек 4, 5, 6, 7, 8 включают в себя с.;смы 9 - -31 совпадений и собирательные схемы 32 - 39.Устройство работает следующим образом.1 д входь л-разрядных двоичных счетчиков 1 и 2 импульсов поступают соотвстствен)н) сравниваемые по фазе импульсон последовательности, С)Гиалы единичных 1 и иулевь)х О выг(одов (Яждого раз)яд;1 Обоих 11)обретение относится к радиотехническим УСтРОйС 7 вс) фаЗОВОГО СРаВИСИЯ И МОжЕт ИС- полоз;)вдться о системах фазовой автоиод- СтРОйКИ сДС 70 т.1, наРИМЕР, О СИНГСЗс 7 тОРс 7 К частот с циф роны)1 ум ножтесс)1.1 зв(стси импульсно-(1)дзовый 11 СиринИ 11- ТОР, СОД СР)1 и И(и й Дна и- Р Д 3 РЯД 11 ЬХ ДРОН Ч 1 1 Х счетчика имнульсов и формирователь выходного снпЯла.О;Идко в извсс 70) мстройсВ( нсвозмож- ,10 обссиечить еирсрыоную зависимость уров ОС 105 НОЙ СОСТЯВЛ 51 К)ШСИ ВЬ 1.ХО;1 Г)ГО СНГНЯлс 1 (ГГ с 730 В 01 О (.,ВИГЯ В.ОДНЫ. Н Миг)1 ЬСИЫ.;Н(П.ЛСДОВЯСЛ)ИОСТС 1.Цель изобретения - обеспечение иснрерьи 11:)с 11 ИСИМОСИ РОВ 5 О(ТОЯН НОЙ (ОСТДВЛЯ.1(ИЦСН ОЫ 0,НОГО СИГс.Я., Л 5 ЭТОГО фОР)1 РОВс 1 ТС,Н 1 Н 1.ф,ОДОГО СНГ 11 Д,1 Я РПОЛИСИ и ВИДС ЛОГ(сССКО (.ХСЗ 1 Ы РЫ- читаня, вклк)чдоисй л - 1 логических схем 20 займа сд.Иицы старшего разряда, единичиыс и иулсоы( оход( каждой нрсдыдущей из которы.; сосд(н;сны с соотвстствук)шими им входами посл(дую(сй, я сдиничиыс и нулевые выходы; 0(л(д;ей лопчсской ск(мы займа 25 С;1 Н Н Ы С Т с( Р Ш С ГО Р и 3 Р 51,1 с 1 (О СД И Н С Н Ы С (.ООТ- встс 77 уОин(ми вход(1 ми выходой логической (.хс)1 фор)ровд 151 гскн(ГО Знячсиия л-и) (ТДРИ 1( ГО ДВОИЧНОГО Рс.ЗР 51 Дс) РЯЗИОСТИ СОСТ 051- инй (сГт 1 коо н.)н(хг)ьсов единичные и нхлс В. П. Романов, Г. А. Соковилевсчетчиков 1 и 2 поступают ца формирователь выходного сигнала 3, работающий в ре 5 киме непрерывного вычитания двоичных чисел в дополнительном коде и организованный по принципу последовательного формирования 5 единицы займя из соседцого старшего разряда с помощью логических схем 4, 5, 6, 7 и формировя ия текущего зпаче ия и-го старшего двоичного разряда разности состояний счетчиков импульсов с помощью выходной 10 логической схемы 8.При наличии едипичцых уровней сигналов с соответствующих единичных 1 и пулевых 0 выходов первых разрядов обоих счетчиков 1 и 2 на обоих входах схемы 9 совпаде пия па единичном 1 выходе логической схемы 4 займа единицы старшего разряда возникает единичный уровень сип 1 ала. В против ом случае сип 1 ял единичного уровня формируется на пулевом 0 выходе логической схе- О мы 4 с помощью собирательной схемы 32.Прп наличии едшшш 1 ых уровней сигналов с соответствующих единичных 1 и пулевых 0 выходов ьторых разрядов обоих счетчиков и логической схемы 4 займа единицы старше го разряда пя входах хотя бы одной из схем 1 О, 11, 12 совпадений, па выходе собирательной схемы 33, являющимся единичшям 1 выходом лопгческой схемы 5 займа единицы старшего разряда, возникает единичный уро. ЗО вень сигнала. В противном случае сип 1 ял единичного уровня формируется с помощью схем 13, 14, 10 совпядепия и собирательной схемь 34 па нулевом 0 выходе логической схемы 5.Формирование единичного уровни сигналя З 5 па едипич 1 гоми пулевом 0 выходах логической схемы 6 займа единицы старшего разряда с помоныо схем 16 - 21 совпадепиясобирательных схем 35, 36 и логической схемы 7 зяйчя единицы старшего разряда с по мощью схем 22 - 27 совпадения и собирательных схем 37, 38 аналогично форчпровапию едицичпОГО урогпя па Вь 1 ходах лоГической схемь 5.При наличии единичных уровней сигналов .5 с соответствующих единичных 1 и нулевых 0 выходов и-ых разрядов обоих двоичных счетчиков 1 и 2 и логической схемы 7 займя сдиш 5 щы старшего разряда пя входе хотя бы одной из схем 29 - 31 совпадений, па выходе собирательной схемы 39 возникает единичный уровень сигнала, а в противном случае на выходе собирательной схемы 39 возникает нулевой уровень сигнала.Таким образом, иа выходе импульспо-фазового дискриминатора формируется периодическая последовательность едицичпых и нулевых уровней, структура которой определяется времешым сдвигом между входными импульсными последовательностями и видом их неравномерности. Зависимость уровня постоянной составляющей ца выходе импульсно- фазового дискриминатора от фазового сдвига между входцыми импульсными последовательцостями имеет непрерывный характер.Предмет п зоб ретецпяИмпульсно-фазовый дискриминатор, содер жащий два г-разрядных двоичных счегчикя импульсов и формирователь в 11 ходпого сигнала, от,1 чаюиийся тем, что, с целью обеспе. чепия пепрерывцой зависимости уровня постоянной составляющей выходного сигнала, формирователь выходного сигналя выполнен в виде логической схемы вычитяцпя, включаю. щей л - 1 логических схем займа едиппцы старшего разряда, едицпчнь 1 е и цулевь 1 е вы ходы каждой предыдущей пз которых соедп. нецы с соответствующими пм входамп после дующей, а едицичцыс и пулевь 10 выходы по следцей логической схемы зяйча едшшцы старшего разряда соединены с соответствую щими входами выходной лопгчсской схемь формпровация текущего зцячеппя п-го стар щего двоичного разряда разности состояний счетчиков импульсов, единичные и пулешяс выходы каждого из и -разрядов оооих счетчиков соединсны с соответствующими пм входямп ка 5 кдой из соответствующих по номеру 11 - 1 логи 1 сскпх схем з 1 Йм 51 едпцпцы стариего разряда формирователя выходного спгца- ЛЯ, Я ЕДИЦЦЧПЫЕ П НУЛСВЬН. В 1.ХОДЫ ПОСЛСДНПХ г-ь 1 х разрядов обоих счетчиков сосдпнепы с соответству 10 циси входамп вь 1 ходной логп 1 сской схемы фо 5 мпровацпя текиего зп 511 епп 51 1-ГО стаРц 1 его двопчц 010 Р 13 Р 5 да 1)Язпостп состояний счетчиков,

Смотреть

Заявка

1802733, 29.06.1972

ПРЕДПРИЯТИЕ ПЯ Г-4149

ДОДОНОВ ЮРИЙ АЛЕКСАНДРОВИЧ, МАРГОЛИС ЭДУАРД ВУЛЬФОВИЧ, РОМАНОВ ВАЛЕРИЙ ПАВЛОВИЧ, СОКОВ ГЕННАДИЙ АЛЕКСАНДРОВИЧ, ШПИЛЕВ ЮРИЙ ФЕДОРОВИЧ

МПК / Метки

МПК: H03K 9/04

Метки: дискриминатор, импульсно-фазовый

Опубликовано: 30.08.1975

Код ссылки

<a href="https://patents.su/3-482883-impulsno-fazovyjj-diskriminator.html" target="_blank" rel="follow" title="База патентов СССР">Импульсно-фазовый дискриминатор</a>

Похожие патенты