Асинхронная вычислительная машина
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
С П И С А Н И Е пц 448463ЙЗОБРЕТЕЙ ИЯ Союз Советсап Социалистических Республик(51) М, Ел. 6 061 15/О с присоединением явки Мо Государственный комитет(32) ПриоритетОпубликовано 3 Совета Министров ССС по делам изобретений(71) Заявитель Ленинградский электромеханический зав 4) АСИНХРОННАЯ ВЬ 1".1 ИСЛИТЕЛЬ кализация неисИзобретение относится к области вычислительной техники и может быть использовано при построении цифровых вычислительных машин,Известны асинхронные вычислительные машины, содержащие устройства хранения и обработки информации, устройства контроля, информационные входы и выходы которых подключены к кодовым шинам, элемент ИЛИ, входы которого подключены к выходам устройств контроля, блок выбора устройства контроля, адресный выход которого соединен с адресными входами устройств контроля, устройство управления, информационный вход и выход которого соединены с кодовыми шинами, первый управляющий выход соединен с первым управляющим входом устройств хранения и обработки информации и управляющим входом устройств контроля, первый адресный и второй управляющий выход соединены соответственно с адресными и вторым управляющим - входом устройств хранения и обработки инфрмации, а второй адресный выход и адресный вход соединены с адресным входом и выходом блока выбора устройства контроля.Цель изобретения - лоправностей. Это достигается тем, что предлагаемая машина содержит блоки управления этапами, три входа которых подключены к выходу элемента ИЛИ, управляющему выходу Б блока выбора устройства контроля и третьему управляющему выходу устройства управления, элементы НЕ, входы которых подключены к управляющему выходу блока выбора устройства контроля, блоки переклю чения этапов, четыре входа которых подключены к выходам элемента ИЛИ, элементов НЕ, блоков управления этапами и четвертому управляющему выходу устройства управления, а выходы соединены с управляю щим входом устройства управления.На чертеже показана блок-схема асинхронной машины. Схема содержит устройства 1 хранения и обработки информации, устройство 2 управления, кодовые шины 3, бло ки 4 переключения этапов, блоки 5 управления этапами, элементы НЕ 6, устройства 7 контроля, элемент ИЛИ 8 и блок 9 выбора устройства контроля.Машина работает следующим образом, 25 Устройство 2 управляет приемом информации в устройстве хранения и обработки информации из кодовых шин и выдачей информаций в кодовые шины. Одновременно выбирается соответствующее устройство 7 30 контроля.Выбор устройства контроля осуществляется выдачей адреса в блок выбора устройства контроля. Устройства контроля анализируют информацию, передаваемую по кодовым шинам 3, и в случае, если выполнение команды может быть продолжено, формируют на своих выходах сигналы окончания анализа,Блоки 4, 5 и элемент НЕ 6 служат для фиксации, адресации и запуска этапов. Каждому этапу выполняемой команды соответствует свой набор схем. Фиксация и адресация этапов осуществляются блоком 5 управления этапами по сигналам начала этапа, поступающим из устройства 2 управления. Блок 4 переключения этапов формирует сигнал начала следующего этапа в случае отсутствия сигнала на управляющем выходе блока 9 выбора устройства контроля при наличии сигнала окончания предыдущего этапа из устройства 2 управления, а также при наличии сигналов на управляющем выходе блока чыбора устройства контроля и на выходе элемента ИЛИ 8, Сигнал с выхода элемента ИЛИ ликвидирует фиксацию текущего этапа. Предмет изобретения Асинхронная вычислительная машина, содержащая устройства хранения и обработки информации и устройства контроля, инфор мационные входы и выходы которых подключены к кодовым шинам, элемент ИЛИ,5 10 15 20 25 Зо входы которого подключены к выходам устройств контроля, блок выбора устройства контроля, адресный выход которого соединен с адресными входами устройств контроля, устройство управления, информационный вход и выход которого соединены с кодовыми шинами, первый управляющий выход соединен с первым управляющим входом устройств хранения и обработки информации и управляющим входом устройств контроля, первый адресный и второй управляющий выход соединены соответственно с адресными и вторым управляющим входом устройств хранения и обработки информации, а второй адресный выход и адресный вход соединены с адресным входом и выходом блока выбора устройства контроля, о т л и ч а ю щ а я с я тем, что, с целью локализации неисправностей, она содержит блоки управления этапами, три входа которых подключены к выходу элемента ИЛИ, управляющему выходу блока выбора устройства контроля и третьему управляющему выходу устройства управления, элементы НЕ, входы которых подключены к управляющему выходу блока выбора устройства контроля, блоки переключения этапов, четыре входа которых подключены к выходам элемента ИЛИ, элементов НЕ, блоков управления этапами и четвертому управляющему выходу устройства управления, а выходы соединены с управляющим входом устройства управления.448463 Составитель В. ЛысиковРедактор Т. Рыбалова Техред М. Семенов Корректор Л. Брахнина ПодписСССР Типография, пр. Сапунова,1924,113 Изд.1421 ЦНИИПИ Государственного по делам изо Москва, Ж, Тираж 65комитета Совета Министретений и открытийРаушская наб., д. 4/5
СмотретьЗаявка
1645231, 08.04.1971
ЛЕНИНГРАДСКИЙ ЭЛЕКТРОМЕХАНИЧЕСКИЙ ЗАВОД
КУТКИН ЮРИЙ ВАЛЕРЬЯНОВИЧ, ШМЕЛЕВА ЮЛИЯ ВЛАДИМИРОВНА, НИКОНОРОВ РУДОЛЬФ АЛЕКСЕЕВИЧ, ЖАРКОВ ЛЕВ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: G06F 17/00
Метки: асинхронная, вычислительная
Опубликовано: 30.10.1974
Код ссылки
<a href="https://patents.su/3-448463-asinkhronnaya-vychislitelnaya-mashina.html" target="_blank" rel="follow" title="База патентов СССР">Асинхронная вычислительная машина</a>
Предыдущий патент: Приоритетное устройство
Следующий патент: Устройство для коррекции аналоговой вычислительной машины
Случайный патент: Ниппель для соединения шлангов