Устройство для контроля запоминающихмодулей

ZIP архив

Текст

ОПИСАНИЕИЗОЬЕЕтЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 428455 СОюз ъ,ОВетскихСоциалистиыескихРеспублик(51) М,Кл, б 11 с 29/00 с присо ением заявкиГосударственный комитеСовета Миккстрав СССРпа делам изааретекийи открытий(32) Приоритет -Опубликовано 15.05.74. Бюллетень18 Дата опубликования описания 30,01.75 3) УД 327,(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЗАПОМИНАЮЩИ МОДУЛЕЙ2 Изобретение относится к области запоминающих устройств, в частности к устройствам для проверки запоминающих модулей.Известно устройство для контроля запоминающих модулей, содержащее регистр сдвига, одни входы которого подключены к выходам регистра начального состояния, сумматор по модулю два, информационный регистр, выходы которого подсоединены к схеме контроля, регистр адреса и схемы И. Регистр информации выполнен на триггерах со счетным входом, что позволяет осуществлять проверку запоминающих модулей в режиме эталона для этого режима, а схема сравнения производит сравнение эталонных кодов с кодами, считанными из запоминающего устройства на информационный регистр.Недостаток известного устройства состоит в том, что оно позволяет создать ограниченное число проверочных режимов запоминающих модулей.Целью предложения является расширение функциональных возможностей устройства.С этой целью устройство содержит регистры маски, выходы которых подключены к управляющим входам схем И первой и второй групп соответственно, информационные входы которых соединены с соответствующими выходами регистра сдвига, дополнительные сумматора по модулю два по количеству разрядов регистра сдвига, одни входы которых подключены к выходам соответствующих схем Ивторой группы, другие входы всех дополнительных сумматоров, кроме первого, подсоеди 5 нены к выходам предыдущего разряда регистра сдвига, а выходы - к другим входамрегистра сдвига. Выходы схем И первойгруппы подключены ко входам сумматора, выход которого соединен со входом первого до 10 полнительного сумматора, а выходы произвольных групп разрядов регистра сдвига соединены со входами регистра адреса и информационного регистра,Применение предложенного устройства15 позволяет создать разнообразные режимыпроверки запоминающих модулей. Следуетотметить, что это устройство универсально, таккак заложенные в него принципы позволяютконтролировать запоминающие модули с люр бым количеством адресных и разрядных линий, в пределах, определяемых числом триггеров регистра сдвига.Блок-схема устройства приведена на чертеже.Устройство состоит из регистра сдвига 1,одни входы которого подключены к выходам 2регистра начального состояния 3, сумматора 4по модулю два, информационного регистра 5,выходы 6 которого подсоединены к схеме 720 контроля, регистра адреса 8, схем И первой. 01 .о . 0 0100 0010 0001 А,= 0000 3группы 9 и второй группы 10 и регистров маски 11 и 12, выходы 13 которых соединены с управляющими входами схем И первой группы 9 и второй группы 10 соответственно. Информационные входы схем И первой группы 9 и второй группы 10 соединены с соответствующими выходами 14 регистра сдвига 1, Кроме того, устройство содержит дополнительные сумматоры 15, количество которых равно числу разрядов регистра сдвига 1. Одни входы дополнительных сумматоров 15 подключены к выходам 1 б соответствующих схем И второй группы 10, другие входы дополнительных сумматоров 15, кроме первого, подсоединены к выходам 14 предыдущего разряда регистра сдвига 1, а выходы 17 соединены со вторым входом регистра сдвига 1. Выходы 18 схем И первой группы 9 подключены ко входам сумматора 4, а выход 19 сумматора 4 подключен к входу первого дополнительного сумматора 15. Выходы произвольных разрядов регистра сдвига 1 соединены со входами регистра адреса 8 и информационного регистра 5,Все коды, реализуемые предлагаемым устройством, разделяются на два класса - линейные коды и нелинейные коды.Работа устройства в режиме получения линейных кодов осуществляется следующим образом.Код начального состояния с регистра начального состояния 3 поступает на одни входы регистра сдвига 1 и, пройдя через схемы И первой группы 9, суммируются сумматором 4. Результат суммы с выхода 19 сумматора 4 передается через дополнительный сумматор 15 на второй вход первого разряда регистра сдвига 1, При этом конкретный вид преобразования определяется кодом, занесенным на регистр маски 11, выходы 13 которого соединены с управляющим входом схем И первой группы 9. На регистр маски 12 заносится нулевой код, отличающий схемы И второй группы 10 от дополнительных сумматоров 15. Выходы произвольных разрядов регистра сдвига 1 подключены ко входам регистра адреса 8 и информационного регистра 5 и задают псевдослучайную последовательность записываемой в запоминающий модуль информации. Правильность считанной из запоминающего модуля информации, поступающей на вход информационного регистра 5 (на чертеже эта связь не показана), контролируется схемой 7.Преобразование, осуществляемое устройс- вом проверки запоминающих модулей, описывается линейной возвратной последовательностью:Х+1 =А, Хгде Х, = (Х 1, Хг Х),Коэффициенты Ь, задаются регистром маски 12 и могут принимать значения 0 или 1.При этом, если коэффициент Ь, = 1, то соответствующий разряд регистра сдвига 1 работает в режиме со счетным входом, а в противном случае - в режиме сдвига.40 Общее числонелинейных преобразований - 22"Предложенное устройство для проверки запоминающих модулей позволяет существенно увеличить число проверочных текстов и, соот ветствепо, повысить достоверность контролязапоминающих модулей. Тесты, генерируемые устройством, включают в себя все известные тесты проверки запоминающих модулей. Предмет изобретения 50 Устройство для контроля запоминаощихмодулей, содержащее регистр сдвига, одни входы которого подключены к выходам регист ра начального состояния, сумматор по модулюдва, информационный регистр, выходы которого подсоединены к схеме контроля, регистр адреса и схемы И, отличающееся тем, что, с целью расширения функциональных возмож.60 ностей устройства, оно содержит регистрымаски, выходы которых подключены к управ.ляющим входам схем И первой и второйгрупп соответственно, информационные входыкоторых соединены с соответствующими вы ходами регистра сдвига, дополнительные сум 10 Коэффициенты а, задаются регистроммаски 11 и могут принимать значения 0 или 1,общее число преобразований - 2 ",В режиме получения нелинейных кодов нарегистр маски 12, выходы 13 которого соеди 5 иены с управляющими входами схемы Ивторой группы 10, заносится код нелинейногопреобразования.Нелинейное преобразование может бытьописано нелинейной возвратной последова 20 тельностью428455 Сосзавитель А, Гвинепадз Техред Г. Васильева Корректор Н. Аук дактор Е. Семано Тираж 591 ета Совета Мин ий и открытий шская наб 4/5 1 зд. М 1639 каз 55 Подписноов СССР ИИПИ сударственного коьц по делам изобрете Москва, Ж.35, Рау МОТ, Загорский це 5маторы по модулю два по количеству разрядов регистра сдвига, одни входы которых подключены к выходам соответствующих схем И второй группы, другие входы всех дополнительных сумматоров, кроме первого, подсоединены к выходам предыдущего разряда регистра сдвига, а выходы - к другим входам ре 6гистра сдвига, выходы схем И первой группы подключены ко входам сумматора, выход которого соединен со входом первого дополнительного сумматора, а выходы произвольных 5 групп разрядов регистра сдвига соединены совходом регистра адреса и информационного регистра.

Смотреть

Заявка

1816845, 28.07.1972

изобретени Г. В. Виталиев, А. Д. Гвинепадзе, И. В. Евсеева, Л. П. Курганова, Р. В. Смирнов

МПК / Метки

МПК: G11C 29/00

Метки: запоминающихмодулей

Опубликовано: 15.05.1974

Код ссылки

<a href="https://patents.su/3-428455-ustrojjstvo-dlya-kontrolya-zapominayushhikhmodulejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля запоминающихмодулей</a>

Похожие патенты