ZIP архив

Текст

4147 О 4 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических РеспубликЗависимое от авт. свидетельства1803329/261. Кл. Н 031 33 Заявлено 29,71.197 с присоединением заяв Гасударственный комитет Совета Министров СССР аа делам изобретений и открытий. П. Домнин и Ю, В. Хорошко Заявитель ОП ЕРЛЦИОН НЫЛ УС ИЛ И ТЕЛ о Изобретение относится к радиотехнике.Устройство может быть использовано в измерительной технике.Известны операционные усилители, содержащие последовательно соединенцые входной дифференциальный каскад с генератором тока и динамической нагрузкой на транзисторах с объединенными базами, управляемый термостабилизируемый каскад на транзисторе, в коллекторную цепь которого включены последовательно соединенные рез исто рный делитель и диод, промежуточный дифференциальный каскад, в цепь эмиттеров транзисторов которого введена динамическая нагрузка на транзисторах с объединенными базами, в цепь коллекторов которой в свою очередь введена дополнительная динамическая нагрузка, выходной каскад. Цель изобретения - повышение коэффициента подавления помехи. Достигается она путем подключения места соединения баз динамической нагрузки промежуточного каскада к средней точке резисторного делителя управляемого термостабилизируемого каскада, база транзистора которого подключена к месту объединения баз транзисторов динамической нагрузки входного каскада.Схема предлагаемого операционного усилителя изображена ца чертеже. Усилитель содержит входной 1, промежуточный 2 и выходной 3 каскады усиления.Входной каскад усиления 1 выполнен в виде дифференциального усилителя на транзи сторах 4 и 5, в коллекторные цепи которыхвклочены динамические нагрузки на транзисторах 6 и 7 п резисторах 8, 9 с диодной термостабилпзирующей цепью (транзистор 10, резистор 11). Эмигтеры транзисторов 4, 5 О соединены с коллектором транзистора 12 -управляемого источника стабильного тока, эмпттер которого через резистор 13 подключен к отрицате,иьному полюсу источника питания.5 К коллекторам транзисторов 4, 5 подключены входы дифференциального усилителя промежуточного каскада усиления 2 на транзисторах 14 - 17, соединенных между собой по каскадноп схеме вк,и 1 очепця с пспользова- О пнем транзисторов противоположных типовпроводимостей.Коллекторы дифференциальной пары транзисторов 14, 15 сосдппены с положительным полюсом источника питания, а эмиттеры - с 25 эмнттерами транзисторов 16, 17, коллекторыкоторых соединены с коллекторами транзисторов 18, 19 - динамическими нагрузками транзисторов 16, 17 и с базами транзисторов 20, 21 - эмиттерпых повторителей. Объеди пенныс базы транзисторов 18, 19 связаны с5 10 15 20 25 30 35 40 45 50 змгптсрохг транзистора 20 и через резистор 22 - с о" рицательным полюсом источника питания. С этим же полюсом через резисто ры 23, 24 соединены эмиттеры транзисторов 18, 19. Коллекторы транзисторов 20, 21 - эмиттерпьгх повторителей - подключены к положительному полюсу источника питания.Базы транзисторов 16, 17 соединены между собой н с делителем напряжения па резисторах 25, 26, входящих в состав управляемой термостабилизирующей цепи, образованной трапзисгором 27, база которого подключена к базам транзисторов 6, 7 - динамических нагрузок входного дифференциального усилителя, эмиттер через резистор 28 - с положительным полюсом источника питания, а коллектор через последовательно соединенные резисторы 25, 26 - с базой транзистора 12 и переходом коллектор - база диода 29, Змиттер диода 29 через резистор 30 подключен к отрицательному полюсу источника питания.Змиттер транзистора 21 соединен с базой усилителя напряжения 31 выходного каскада усиления 3 через резистор 32 - с отрицательным полюсом источника питания, с которым соедгшегг и эмиттер транзистора 31 через резистор 33.Коллектор транзистора 31 соединен с коллектором транзистора 34 - пассивной динамической нагрузкой, базой транзистора 35 - эмиттерпого повторителя с транзистором 36 в его эмиттерной цепи, а также со входом нижнего плеча оконечного усилителя 37.Коллектор и база диода 36 подключены ко входу верхнего плеча оконечного усилителя 38 и с коллектором транзистора 39, со включенным в эмиттерную цепь последнего резистором 40, соединенным с положительным полюсом источника питания.Вход верхнего плеча оконечного усилителя 38 и база транзистора 31 соединены между собой через конденсатор 41, обеспечивающий частотную коррекцию к области высоких частот.Базы транзисторов 39, 34, 27, 6,подключены к резистору 42, второп вывод которого соединен с отрицательным полюсом источника питания.Усиливае:алый сигнал подается на базы транзисторов 4, 5 дифференциального усилителя входного каскада усиления 1 и с коллекторов этих транзисторов поступает на базы транзисторов 14, 15 дифференциальгюго усилителя промежуточного каскада усиления 2. Пройдя эмиттерные повторители (транзисторы 20, 21), сигнал, снятый с коллекторов транзисторов 16, 18 и 17, 19, поступает на вход усилителя напряжения (транзистор 31) с динамической нагрузкой (транзистор 34).Вследствие большого дифференциального сопротивления динамических нагрузок (транзисторы 6, 7) и входного дифференциального сопротивления промежуточного каскада усиления 2 коэффициент усиления примерно на порядок выше коэффициента усиления с обычными резистивными нагрузками.Сигнал помехи, возникший на базах транзисторов 4, 5 входного каскада усиления 1, частично компенсируется за счет симметрии двух дифференциальных усилителей (транзисторы 4, 5 и 14 - 17) и, кроме того, дополнительно подавляется благодаря отрицательной обратной связи по общему сигналу: поступив на базы транзисторов 4, 5, он в противофазе ггопадает с их коллекторов на базы транзисторов 14, 15 и с баз транзисторов 16, 17 через резистор 25 делителя напряжения на базу транзистора 12 (управляемого источника стабильпого тока), инвертируется им и подается в противофазе в эмиттеры транзисторов 4, 5, где компенсируется. Предмет изобретения Операционный усилитель, содержащий последовательно соединенные входной дифференциальный каскад с генератором тока и с динамической нагрузкой на транзисторах с объединенными базами, управляемый термостабилизируемый каскад на транзисторе, в коллекторную цепь которого включены последовательно соединенные резисторный делитель и диод, промежуточный дифференциальный каскад, в цепь эмиттеров транзисторов которого введена динамическая нагрузка на транзисторах с объединенными базами, в цепь коллекторов которой в свою очередь введена дополнительная динамическая нагрузка, выходной каскад, о т л и ч а ю щ и й с я тем, что, с целью повышения коэффициента подавления помехи, место соединения баз транзисторов динамической нагрузки промежуточного каскада соединено со средней точкой резисторного делителя управляемого термостабилизируемого каскада, база транзистора которого подключена к месту объединения баз транзисторов динамической нагрузки входного каскада.ПодписноеССР ПИ Г пупова, д. 2 пография Г 1Изд. М 481сударственного коми по делам изобретенМосква, Ж, Рауш Тиране 81ета Совета Мииистроий и открытийскал наб., д. 4 5 фГ лю

Смотреть

Заявка

1803329, 29.06.1972

МПК / Метки

МПК: H03F 3/34, H03F 3/343

Метки: 414704

Опубликовано: 05.02.1974

Код ссылки

<a href="https://patents.su/3-414704-414704.html" target="_blank" rel="follow" title="База патентов СССР">414704</a>

Похожие патенты