ZIP архив

Текст

О П И б - АН-И-Е-ИЗОБРЕТЕ Н ЙЯ Союз Советских Социалистических РеспубликГасударственньа квинтетСовета Инннстрсв СССРад делдм нзабретеннйн атнрытнй УДК 681.3-19(088.8) Авторыизобретения И, В. Лябин и В, П. Козлов Заявитель УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ СХЕМИзобретение относится к области контроль - но-измерительной техники и может быть применено для функционального кснтроля интегральных логических схем типа И - НЕ либо ИЛИ - НЕ,Известно устройство для автоматического нахождения непрерывности типа обрыв илп короткое замыкание в интегральных логических схемах, содержащее генератор тактовых логических уровней, схемы сравнения, генератор стробирующих импульсов, схему совпадения, инвертор, индикатор, схему анализа коротких замыканий и контролируемую схему.Предлагаемое устройство отличается от известного тем, что в него введены последовательно соединенные инвертор, схема совпадения и генератор тактовых логических уровней, подключенный к генератору стробирующих импульсов, схеме сравнения, схеме анализа коротких замыканий и входу инверторя, выход которого соединен с входом схемы совпадения, а другой вход схемы совпадения с генератором стробирующих импульсов.Такое устройство для функционального контроля интегральных схем автоматически формирует необходимое количество входных логических комбинаций для обнаружения обрывов и коротких замыканий на входе и выходе контролируемой интегральной схемы. Это достпгяе 1 ся, во.первых, созданием генератора, формирующего и+1 последовательностей сдвинутых логических уровней, где и выходов генератора используются для зядя ния логических комбинаций на и входов контролируемой интегральной схемы, а в качестве истинного логического уровня выхода интегральной схемы берется и+1-й выход генератора, во-вторых, созданием схемы совпя дения, на один вход которой поступает инвертированный импульс гг+1-го выходя генератора, а на второи - стробпрующпй импульс, позволяющий автоматически формировать необходимое колпчесво входных комбинацш 1 15 логических уровней для обнаружения обрывов и коротких замыканий ня в.;оде и выходе контролируемых шгтегральных схем.На фпг. 1 представлена схема устройства:на фиг. 2 - цпклограммя работы устройства.20 Устройство содержит генератор 1 стробнрующих импульсов, на выходе г;оторого разуются трп сдвинутых импульса, генераторр 2 тактовых логически., уровней, формирующий гг+1 последовательность сдвгшутых 25 логических уровней, схему 3 совпадения дляавтоматического формирования необходимого количества тактовых логических уровней, ннвертор 4, схему 5 д,".я сравнения истинного логического уровня и выходного 1)овпя кон 30 тролируемой схемы при дян; ой гходной ком.Логический уровень Комбинации Вх. 3 ) Выход Вх. 2 Вх. 1 1 2 3 4 5 б 7 8 0 1 1 1 0 0 0 1 1 0 1 1 0 0 1 0 40 45 50 55 бинации логических уровнен, схему 6 индикации, контролируемую схему 7, схему 8 анализа коротких замыканий входов ипегральной схемы, кнопку 9 Пуск.Ссстави.; таблицу исиннссти всех возможных комбинаций ло:ических уровней, например, для трехвходовой схемы И - НЕ либо ИЛИ - НЕ. Из таблицы видно, что необходимое количество комбинаций входных логических уровней для обнаруяения обрывов и коротких замыканий на входе и выходе равно первым четырем, оставшиеся четыре комбинации никакой новой информации не несут. Аналогично можно показать, что для четырехвхсдсвой схемы И - НЕ либо ИЛИ - НЕ необходимо пять входных комбинаций и в общем случае, если контролируемая интегральная схема имеет и входов, го она требует для своего контроля и+1 логическую комбинацию уровней напряжения.Поясним работу устройства контроля на примере контроля двухвходовой схемы И - НЕ.При нажатии кнош;и 9 генератор 2 и схема 5 сравнения устанавливаются в исходное положение, а генератор 1 запускается.На выходе генератора 1 формируются сдвинутые импульсы с 7 г, Уь Уз (см. фиг. 2), частота которых выбираетсч порядка 1 мгц или выше.Под действием первого импульса сг генератор 2 формирует первую ко ябинацию входных логических уровней (О; 1), поступаспг;х на вход ин 1 егральной схемы 7. На выходе интегральной схемы при данной вхсднсй кол- бинации образуется единичный уровень, попадающий па вход схемы 5. На второй вход схемы 5 подается истинный логический уровень с третьего выхода генератора 2, в нашем случае единичный,При использовании и-входсвой логической схемы И - 1-1 Е либо ИЛИ - НЕ в качест 1 О 15 20 25 3 О 35 ве истинного логического уровня необходимо брать и+ 1)-й выход генератора 2 (см. фиг. 2).Г 1 ри совпадении истиннсго уровня с выходным уровнем схемы 7 схема 5 выдает сигнал годности в схему 6 в момент присутствия строб-импульса ,га. Строб-импульс сг 2 приходит на схему 5 в тот момент, когда заканчиваются переходные процессы в интегральной схеме 7.С приходом второго строб-импульса У генератор 2 формирует следующую комбинацию уровней (1; 0). Анализ годности схемы 7 происходит аналогично описанному, и с приходом третьего импульса с на выходе генератора 2 формируется последняя комбинация (1; 1) после сравнения на схеме 5 в момент ,г 2. Схема 6 индикации так же показывает годность схемы 7, Кроме того, с формированием последней необходимой комбинации входных уровней на вход схемы 3 совпадения через инвертор поступает истинный логический уровень, и при приходе на второй вход схемы 3 строб-импульса сгз на выходе этой схемы появляется сигнал, запрещающий дальнейшее формирование входных комбинаций, Для повторной проверки этой же схемы или же новой схемы 7 необходимо нажать кнопку Пуск, тогда весь процесс повторяется.В предлагаемом устройстве предусмотрена так же схема 8 анализа коротких замыканий входов интегральной схемы.При коротком замыкании двух или более входов схемы 7 между собой или же на источник, на входе схемы 8 появляется импульс брака, который фиксируется схемой 6 индикации. Предмет изобретения Устройство для контроля логических схем, содержащее схему сравнения, соединенную с генератором стробирующих импульсов и схемой индикации, которая подсоединена к схем е анализа коротки замы:аний, отличающееся тем, что, с целью расширения области применения устройства, оно содержит последовательно соединенные инвертор, схему совпадения и генератор тактовых логических уровней, соединенный с генератором стробирующих импульсов, схемой сравнения, схемой анализа коротких замыканий и входом инвертора, выход которого соединен с входом схемы совпадения, другой вход которой соединен с генератором стробирующих импульсов.413442 1г. ставитель В. Финогеновехред Т. Курилко Корректор Л. Новожилова актор И. Грузов Подписное аказ 1223/17ЦНИИП в С Типография, пр. Сапунова, 2 Изд. Л 1228осударственногопо делам изоМосква, Ж,комит ретени Раушс Тираж 678 Совета Мпнпс и ОткргятиЙ я нтб4/5

Смотреть

Заявка

1790791, 30.05.1972

МПК / Метки

МПК: G01R 31/28

Метки: 413442

Опубликовано: 30.01.1974

Код ссылки

<a href="https://patents.su/3-413442-413442.html" target="_blank" rel="follow" title="База патентов СССР">413442</a>

Похожие патенты