Приемное устройство цикловой синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 400045
Автор: Авторы
Текст
О П И С А Н И Е 4 ООО 45ИЗОБРЕТЕН ИяК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик Зависимое от авт, свидетельстваМ. Кл. Н 041 7,08 Заявлено 15.Ч 11.1971 ( 167969426-9)с присоединением заявкиПриоритетОпубликовало ОЗ.Х.1973. Бюллетець39Дата опубликования описания 28.11.1974 Государственный комитет Совета Министров СССР пс делам изобретений н открытийЗаявитель ПРИЕМНОЕ УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИДЛЯ ЦИФРОВЫХ СИСТЕМ СВЯЗИ Изобретение относится к электросвязи и может быть использовано, например, в аппаратуре с импульсно-кодовой модуляцией и временным делением каналов.Известны приемные устройства цикловой синхронизации, содержащие дешифратор синхронизирующей комбинации (СК), выход которого подключен к одному из входов ключа непосредственно, а ко второму входу - через накопитель, причем выход ключа подсоединен к одному из входов счетчика цикла синхронизации, который, в свою очередь, управляет ключом и накопителем.Однако в известных устройствах наблюдается потеря синхронизации при возникновении небольших дискретных фазовых сдвигов относительно истинного положения синхронизма, что ведет к снижению достоверности передаваемых сообщений.Целью изобретения является повышение достоверности передаваемых сообщений,Для этого дополнительный выход счетчика цикла синхронизации подключен ко входу блока формирования временных позиций, п выходов которого соответственно через схемы И подсоединены к блоку изменения коэффициента деления, управляющему счетчиком цикла синхронизации, кроме того, выход накопителя дополнительно подключен к блоку формирования временных позиций, а выход дешифратора СК - к общему входу схем И.Изобретение пояснено чертежами.На фиг. 1 приведена функциональная блоксхема устройства; на фиг. 2 - временная диаграмма, поясняющая его работу.Приемное устройство цикловой синхронизации для цифровых систем связи содержит дешифратор 1 СК, ключ 2, счетчик 3 цикла син хронизацпи, накопитель 4, блок 5 формирования временных позиций, блок 6 изменения коэффициентов деления и схемы И 7 (и схем).Устройство работает следующим образом, 1 Принятый сигнал поступает на дешифратор1 СК, на выходе которого появляется отклик всякий раз, когда на его входе появляется комбинация типа СК. В режиме поиска первый же отклик дешпфратора 1 СК замыкает 20 ключ 2, который с этого момента начинаетпропускать последовательн тактовых импульсов на вход счетчика 3, отсчитывающего интервал времени, равный циклу синхронизации. По окончании этого интервала времени 25 импульсом со счетчика 3 ключ 2 размыкается, и если в этот момент с дешифратора 1 СК отклика не появится, то ключ 2 остается разомкнутым до появления последуюгцего отклика. При этом тактовые импульсы в течение этого промежутка времени на счетчик 3 не поступают, т. е. происходит смещение момента замыкания ключа 2 относительно временного положения в цикле синхронизации первого отклика. Такой процесс протекает до установления синхронизма, когда отклик с дешифратора 1 СК начнет появляться регулярно в каждом цикле синхронизации. При этом момент размыкания ключа 2 опережает момент его замыкания на долю периода тактовой .частоты так, что последовательность тактовых импульсов будет поступать на счетчик 3 непрерывно.Импульсом со счетчика 3 по времени, совпадающему с моментом появления отклика с дешифратора 1 СК, производится анализ регулярности следования отклика в каждом цикле синхронизации и по поступлении на этой позиции а откликов в а последовательных циклах синхронизации включается накопитель 4, блокирующий ключ 2 в замкнутом состоянии. При этом синхронизм не будет нарушен, если в р последовательных циклах посылки СК будут сбиты. Одновременно с включением накопителя 4 включается блок 5 формирования. Максимальное число дискретных сдвигов, корректируемых в течение времени, пока накопитель 4 остается во включенном состоянии, зависит от длины несдвигаемой СК и определяется по формулеа=2,где а - число дискретных сдвигов,у - длина несдвигаемой СК.В соответствии с возможным числом дискретных фазовых сдвигов выбирается число схем И, фиксирующих появление сдвига на одной из возможных позиций.Рассмотрим работу узла коррекции для случая, когда п = 7, при помощи временной диаграммы (см. фиг. 2).На фиг. 2 а и Ь приведено временное положение СК и импульса, контролирующего момент окончания СК и вырабатываемого счетчиком 3 в режиме синхронизма до появления фазового сдвига.25 Приемное устройство цикловой синхронизации для цифровых систем связи, содержащее дешифратор синхронизирующей комбинации (СК), выход которого подключен к одному из входов ключа непосредственно, а ко второму входу - через накопитель, причем выход ключа подсоединен к одному из входов счетчика цикла синхронизации, который, в свою очередь, управляет ключом и накопителем, отличающееся тем, что, с целью повышения достоверности передаваемых сообщений, дополнительный выход счетчика цикла синхронизации подключен ко входу блока формирования временных позиций, д выходов которого соответственно через схемы И подсоединены к блоку изменения коэффициента деления, управляющему счетчиком цикла синхронизации, кроме того, выход накопителя дополнительно подключен к блоку формирования временных позиций, а выход дешифратора СК - к общему входу схем И. 5 1 О 15 гозо 35 4 О 45 На фиг. 2 с, с 1, К е, 1, т приведены возможные положения СК при сдвиге на одну, две и три тактовые позиции соответственно влево и вправо от первоначального положения синхронизма.На фиг. 2 д, 1, й, 1, 1, ю приведены импульсы, формируемые блоком 5 формирования временных позиций, поступающие на соответствующие схемы И 7.При появлении отклика с дешифратора 1 СК, совпадающего по времени с одной из выделенных позиций (появление сдвига относительно первоначального состояния синхронизма), блок 6 изменения коэффициентов деления изменяет величину коэффициента деления счетчика 3. При сдвиге СК вправо коэффициент деления увеличивается, а при сдвиге влево - уменьшается в соответствии с величиной сдвига появления СК в групповом сигнале относительно импульсной позиции (см. фиг. 2 Ь). На фиг. 2 Ь приведены тактовые позиции, в которых может появляться СК. Предмет изобретенияСоставитель В, Евдокимоведактор А, Зиньковский Техред 3. Тараненко корректор М. Лейзерма аказ 401/3ЦН Изд.103 Тираж 678 осударственного комитета Совета Министр по делам изобретений и открытий Москва, Ж, Раушская наб., д. 4,5
СмотретьЗаявка
1679694
В. Ф. Зенкин, Г. П. Абугов Центральный научно исследовательский институт
Авторы изобретени
МПК / Метки
МПК: H04L 7/08
Метки: приемное, синхронизации, цикловой
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-400045-priemnoe-ustrojjstvo-ciklovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Приемное устройство цикловой синхронизации</a>
Предыдущий патент: Устройство для определения достоверности контрольной двоичной информации
Следующий патент: Устройство для регистрации синхронных дискретных сигналов
Случайный патент: Установка для сортировки чая