Преобразовате. ль интервалов времени в цифровой код•baf; t, -fgt; amp; j •.: •••; . х5таг.
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союэ Советских Социалистических Реслубликвисимое от авт. свидетельства М 968 ( 1254931/18-24) л. 42 дтт, 3 аявлен рисоединением за МПК 6 06 д т д кодиитет лс делам иорите обретений и открытийри Совете Министров О, Бюллетень чс 6писания 2,Х 1.1970 УДК 681 355(088.8 Опубликовано 261 Дата опубликования 1М. Беляков, Ю. Б, Блинков, Е, А. Ломтев и В. дтд. Шлянд Авторызобретения зенский политехнический инст явител РЕОБРАЗОВАТЕЛЬ ИНТЕРВАЛОВВ ЦИФРОВОЙ КОД ЕН входы схем совпадений разрядов соединены свыходами сдвигающего регистра, а вход формирующего триггера схемы сборки соединенсо входом расширителя импульсов, выход которого подключен к первому входу схемы совпадений, второй вход схемы совпадений соединен с последним выходом сдвигающего регистра, выход схемы совпаденпл подключен ковходу линии задержки. Это упрощает преоб 10 разователь, так как количество оборудованияс ростом числа разрядов увеличивается незначительно,Предлагаемый преобразователь интерваловвремени в цифровой код изображен на фиг. 1.15 На фиг. 2 представлена временная диаграмма.Преобразователь содержит схемы совпадений 1, 2, 3, 4, б, линию задержки с отводамп б,регистры памяти 1-го, 2-го и 3-го разрядов 7,20 8, 9 с одиннадцатью входами, сдвигающий регистр 10, формирующий триггер 11, схемусборки задних фронпов задержанных интервалов времени 12, формирующий триггер схемы сборки 18, расширитель импульсов 14. Пусть трени 7 =1,835 разряда, какнпмп выход 0 бьдть 1 икс Изобретение относится к области преобразования и кодирования информации.Известны преобразователи интервалов времени в цифровой код, содержащие формирующие трлггеры, схему сборки, регистры памяти разрядов и линию задержки с отводами, причем вьдходы линий задержки подключены ко входам схемы сбэрдси, выход схемы сборки соединен с первым входом формирующего триггера, второй вход которого соединен с последним выходом линии задержки, входы регистров памяти разрядов подключены к выходам линий задержки,В известных преобразователях количество оборудования зависит от числа разрядов,Предложенный преобразователь интервалов времени в цифровой код отличается тем, что, с целью упрощения, он содержит схемы совпадений, расширитель импульсов, сдвигающий регистр, причем вход .пинии задержки соединен со входом сдвигающего регистра и с выходом схемы совпадений, вход схемы совпадений подключен к выходу формирудощего триггера, один вход которого соединен с клеммой сброс, а другой со входом линии задержки, разрешающие входы регистров памяти разрядов соедлнены с первыми входами схем совпадения разрядов, выходы схемы совпадений разрядов соединены с выходом формирующего триггера схемы сборки, вторые уется измерить интервал времелдк сек. Дискретность первого и время задержки между соседами линии задержки, должна к.одному входу схема совпадений 2 и разрешающее напряжение поступит только на регистр памяти 7, а в момент подачи разрешающего напряжения на регистр памяти на первом входе его будет задний фронт задержанного интервала с выхода 1.Интервал Л 1 выделенный на выходе триггера 13 равен: Ы,=Т - 1 с. где 1 д - дискрегность первого разряда, Гр - число, записанное в первом разряде, Л 1,=1,835 лксек -1 лксек=0,835 мксек.Интервал Ы, для оценки второго разряда той же линией задержки растягивается расширителем импульсов 14 в десять раз, а интервал 505560 Перед измерением схема возвращается висходное состояние импульсом сброс. Регистр 10 на фпг. 1 находится в исходном состоянии,Так как схема совпадений 1 открыта после сброса триггером 11 по одному входу, то измеряемый интервал Т, приходя на второй вход схемы совпадений 1, поступает на входрегистра 10, на вход формирующего триггера 11 и на вход линии задержки. Сдвигающий 10 регистр 10 устанавливается задним фронтом. интервала Ттаким образом, что схемы совпадений 2 и 5 открываются по одному входу. Формирующий триггер 11, запущенный задним фронтом интервала Тпо первому вхо ду, закрывает схему совпадений 1 до следующего сброса, так как время измерения преобразователя больше измеряемого интервала времени.В линии задержки б интервал Т много кратно задерживается, Передним фронтом задержанного интервала Т с последнего выхода линии задержки (О на схеме) запускается формирующий триггер схемы сборки 13, который возвращается в исходное состояние 25 следующим непосредственно за ним задним фронтом со схемы сборки. Очевидно, что в данном случае триггер 11 будет возвращен в исходное состояние задним фронтом, пришедшим на схему сборки с выхода 1. Число, ко- ЗО торое должно быть записано в данном разряде отсчета, должно соответствовать номеру выхода линии задержки, с которого приходит задний фронт, возвращающий в исходное состояние триггер 13 через схему сборки. В дап ном случае в регистр памяти первого разряда 7 должна быть записана 1. Это получается так: интервал Ы формируемый на выходе триггера 13, подается на входы схем совпадения 2, 3, 4 и через них на разрешающие вхо ды регистров памяти 7, 8, 9. Разрешение запи. си производится в момент заднего фронта ин. тервала Л 1 который по времени совпадает с задним фронтом интервала, формирующего этот. задний фронт. Запись информации в ре гистр памяти производитсл задними фронтами задержанных интервалов. В нашем случае в первом разряде окажется записанной единица, так как с регистра 10 открыта по 10 Ы через схему совпадений 5, уже открытую по одному входу с регистра 10, поступает на вход сдвигающего регистра 10, где единица из ячейки 1" переписывается в ячейку 2", закрывается схизма совпадений 2 и открывается схема совпадений 3 попадает на вход линии задержки б, где происходят процессы, аналогичные процессам при оценке первого разряда, только информация заносится в регистр памяти второго разряда 8, а интервал Л 1 выделенный на выходе триггера 13 и растянутый в десять раз, подается для оценки третьего разряда. Во втором разряде будет записано число 8, в третьем - число три,После оценки трех разрядов интервал Мз, растянутый в 10 раз, для измерения не используется, а его задний фронт переписывает единицу из ячейки 3" регистра в ячейку 4", что закрывает схему совпадений 5 и прекращает процессы выделения интервалов Л 1, которые могут помешать при новом измерении.Для увеличения разрешающей способности схемы триггер 13 имеет устройство, предотвращающее неправильное срабатывание его в случае одновременного прохождения импульсов на обеих входах. Предмет изобретенияПреобразователь интервалов времени в цифровой код, содержащий формирующие триггеры, схему сборки, регистры памяти разрядов и линию задержки с отводами, причем выходы линий задержки подключены ко входам схемы сборки, выход схемы сборки соединен с первым входом формирующего триггера, второй вход которого соединен с последним выходом линии задержки, входы регистров памяти разрядов подключены к выходам линий задержки, отличающийся тем, что, с целью упрощения, он содержит схемы совпадений, расширитель импульсов, сдвигающий регистр, причем вход линии задержки соединен со входом сдвигающего регистра и с выходом схемы совпадений, вход схемы совпадений подключен к выходу формирующего триггера, один вход которого соединен с клеммой сброс, а другой - со входом линии задержки, разрешающие входы регистров памяти разрядов соединены с первыми входами схем совпадений разрядов, выходы схем совпадений разрядов соединены с выходом формирующего триггера схемы сборки, вторые входы схем совпадений разрядов соединены с выходами сдвигающего регистра, а вход формирующего триггера схемы сборки соединен со входом расширителя импульсов, выход которого подключен к первому входу схемы совпадений, второй вход схемы совпадений соединен с последним выходом сдвигающего регистра выход схемы совпадений подключен ко входу линии задержки.262514 Й."с гб гг гт г." га .д зг з 36 3 Фиг. Составитель 3. Дунаеваактор Г. Яковлева Текред А. А, Камьниникова Корректор Л, А. Царькова Заказ 3091 у 4 Тираж 480ЦНИИПИ Комитета по делам изобретений и открьпийМосква, )К, Раушская нао., д Типография, пр. Сапунова с з ш. г 7-- с Подписноеп Совете Министров СССР
СмотретьЗаявка
1254931
В. М. Бел ков, Ю. Б. Блинков, Е. А. Ломтев, В. М. нди Пензенский политехнический институт
МПК / Метки
МПК: G06J 1/00
Метки: fgt, времени, интервалов, код•baf, преобразовате, х5таг, цифровой
Опубликовано: 01.01.1970
Код ссылки
<a href="https://patents.su/3-262514-preobrazovate-l-intervalov-vremeni-v-cifrovojj-kodbaf-t-fgt-amp-j-kh5tag.html" target="_blank" rel="follow" title="База патентов СССР">Преобразовате. ль интервалов времени в цифровой код•baf; t, -fgt; amp; j •.: •••; . х5таг.</a>
Предыдущий патент: Дифференцирующе-сглаживающий частотомер
Следующий патент: Преобразователь угол—код
Случайный патент: Способ приготовления катализатора для конверсии углеводородов