Множительно-делитёльное устройство

Номер патента: 218531

Авторы: Скачков, Щербаченко, Электрометрии

ZIP архив

Текст

218531 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУСоюз Советских Социалистических РеспубликЗависимое от ав Заявлено 22.Х.19 с присоединение свидетельства6 (Лое 1109026/26-24) Е,л, 42 гпз,заявкиМПК 6 061 Приоритет Комитет оо делам изобретеиий и отирыти681.325.57(0 Опубликова 17,Ч.1968. Бюллетень1 ете Мииистрое СССР Дата опубликования описания 6 Х 111,1968 Авторыизобретения качков и А. М, Щербаченко ститут автоматики и электрометрии СО АН С аявитель МНОЖИТЕЛ ЬЯО-ДЕЛ И ТЕЛ ЬНОЕ УСТРО ИСТ В 8, 9 тояни ляющ Еди подкл роват вой теля тчиков е сос- управтоянис. иггера форминулеирова. Известные множительно-делительные устройства частотно-импульсных сигналов обладают сложной схемой управления, необходимой для отработки скачкообразных изменений входной частоты за период меньшей из умножаемых частот.Предложенное множительно-делительное устройство отличается тем, что с целью упрощения Входы двоичных счетчиков импульсов через вентили соединены с одним входным зажимом устройства и с выходом управляющего триггера. Счетный вход последнего подсоединен ко второму входному зажиму устройства, выходы управляющего триггера подсоединены также к одному из входов двух групп схем И, выходы которых соединены со входами схем ИЛИ, выходы которых в свою очередь соединены с единичными входами триггеров делителя частоты, и через формирователи импульсов - со входами установки триггеров-счетчиков в единичное состояние. Вход делителя частоты соединен с источником опорной частоты, а выход его - с выходом устройства и со вторыми Входами схем И, третьи входы которых соединены с выходами триггеров двоичных счетчиков.На чертеже приведена блок-схема множительно-делительного устройства.Схема содержит управлящий триггер 1, два дискретных измерителя 2, 3 отношений двух частот, состоящих из вентилей 4, 5, формирователей б, 7 импульсов и счетчиков 8, 9 импульсов. На счетный вход управляющего триггера поступает одна из частот. Выходы 5 триггера связаны с вентилями 4, б (через которые вторая частога поступает на счетный вход счетчиков 8, 9 импульсов) и через формирователи б, 7 имгульсов - с шинами установки триггероВ счетчнкоВ импульсоВ В еди" О ничное состояние. Единиччые входы триггеров делителя частоты 10 соединены с единичными выходами триггеров счетчиков 8, 9 импульсов через поразрядные схемы ИЛИ 11 и две группы импульсно-потенци альных схем совпадения 12, 13, входы которыхсоединены с выходом делителя частоты и с противоположными выходами управляющего триггера. Поразрядные схемы ИЛИ 11 и импульсно-потенциальные схемы совпадения О 12, 13 объединены в блок передачи кодов 14. сходном состоянии триггеры счемпульсов установлены в нулевое, а триггеры делителя частоты иий триггер - в единичное сосичный выход управляющего трочсн к вентилю 4 и к,выходамеля б и схемы совпадения 13, а- к вентилю 5 и к входам форм7 и схемы совпадения 12.Первый импульс, приходящий на счетный вход триггера 1, перебрасывает его в новое состояние, при этом на вентиль 4,и схему совпадения 13 поступает разрешающий потенциал, а триггеры счетчика 8 устанавливаются в единичное состояние импульсом, поступающим с выхода формирователя б импульсов.С этого времени начинается измерение первого периода входного сигнала, На выходе устройства до прихода второго импульса будет импульсная последовательность с опорной частотой, равной Р так как код числа, хранящегося в счетчике 9 и переписываемого с помощью схемы совпадения 13 и схемы ИЛИ 11, равен 2" - 1 (п - количество триггеров в счетчиках 8, 9), К моментуприхода,второго импульса в счетчике 8 зафиксируется код отношения У двух частоту 2Р,где Р, - частота импульсов, поступающих на вход, измерителей 2, 3 отношений;Р, - частота импульсов, поступающих на вход управляющего триггера 1.С приходом второго импульса производится установка триггеров счетчика 9 в единичное состояние, а на вентиль 5 и схемы совпадения 12 поступает разрешающий потенциал. Теперь в триггер решающего делителя частоты с помощью схем совпадения 12,и схемы ИЛИ 11 вводится код 2" - 1 - У. В этом случае коэффициент деления решающего делителя частоты становится равным отношению частоты Р, и РНа выходе устройства будет импульсная последовательность5зРвых -- егПредмет изобретения 10 Множительно-делительное устройство частотно-импульсных сигналов, содержащее двоичные счетчики, делитель частоты, управляющий триггер, формирователи импульсов, схемы И и ИЛИ, отличаощееся тем, что, с 15 целью упрощения устройства, входы двоичныхсчетчиков импульсов через, вентили соединены с одним входным зажимом устройства и с выходом управляющего триггера, счетный вход которого подсоединен,ко второму:входному 20 зажиму устройства, выходы управляющеготриггера подсоединены также к одному из входов двух групп схем И, выходы которых соединены со входами схем ИЛИ, выходы которых в свою очередь соединены с единич ными входами триггеров делителя частоты, ичерез формирователи импульсов - со входами установки триггеров-счетчиков в единичное состояние, вход делителя частоты соединен с источником опорной частоты, а выход 30 его - с выходом устройства и со вторымивходами схем И, третьи входы которых соединены с выходами триггеров двоичных счетчиков,Заказ 2112/6ЦНИИ 1 И Комитета Тираж 530 Подписно лам изобретений и открытий при Совете Мнппстров ССС Москва, Центр, пр. Серова, д. 4Типография, пр, Сапунов

Смотреть

Заявка

1109026

Ю. Я. Скачков, А. М. Щербаченко Институт автоматики, электрометрии СССР

МПК / Метки

МПК: G06G 7/16

Метки: множительно-делитёльное

Опубликовано: 01.01.1968

Код ссылки

<a href="https://patents.su/3-218531-mnozhitelno-delitjolnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Множительно-делитёльное устройство</a>

Похожие патенты