Автоматический коррелятор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 199506
Авторы: Йьл, Кривенко, Крюков, Специальное
Текст
Союз Советских Социалистических РеспубликЗависимое от авт. видетельства-Заявлено 08.Ъ 1.19661082742 Кл, 42 пт,явкиприсое нением Комитет по деламаобретений и открытийпри Совете МинистровСССР 1 риоритет МПК б 06УДК 681,142,5(088.8 убликовано 13,И.1967. Бюллетень1 та опубликования описания 1 1 Х.1967 АВТОМАТИЧЕСКИЙ КОРРЕЛЯТО о позволяет у Известен автоматический коррелятор с непосредственным вводом исследуемых напряжений, работающий в реальном маштабе времени и вычисляющий все точки искомой корреляционной функции по одному и тому же участку реализации исследуемых процессов, В этом корреляторе использованы два цифровых запоминающих устройства, в одном из которых осуществляется задержка дискретных выборок исследуемого процесса на ряд фиксированных значений времени запаздывания, а в другом производится накопление произведений указанных выборок на мгновенные значения процесса, поступающего на второй вход коррелятора.В предлагаемом корреляторе использовано только одно запоминающее устройство, часть разрядов выходного регистра которого соединена через ключевую схему со входами вспомогательного регистра, в через вторую ключевую схему - с умножителем. Ко вторым входам обеих ключевых схем присоединен выход аналогоцифрового преобразователя, вход которого связан с источником сигнала, подлежащего задержке, а выходы разрядных элементов вспомогательного регистра связаны непосредственно с разрядными усилителями записи тех же разрядов запоминающего устройства, причем ширина переполнения счетчика адреса является общей с шиной сброса в нуль вспомогательного регистра. Эт п.ростить схему устройства.На чертеже изображена блок-схема предлагаемого коррелятора,5 Один из исследуемых процессов (задерживаемый процесс) подается на вход аналогоцифрового преобразователя 1. Выход преобразователя соединен через ключевые схемы 2 и 8 с цифровым входом цифро-аналогового 10 умножителя 4 и со входом вспомогательногорегистра 5. Регистр б, являющийся частью выходного регистра запоминающего устройства, присоединен через те же ключевые схемы 2 и д к умножителю 4 и вспомогательному 15 регистру 5. На второй вход цифро-аналогового умножителя поступает другой (опорный) исследуемый процесс. Выход умножителя присоединен ко входу аналого-цифрового пре.образователя 7, выход которого подключен ко 20 входу цифрового суммирующего устройства 8.К другому входу суммирующего устройства присоединены усилители чтения части разрядов запоминающего уст 1 тойства 9, Выход устройства 8 связан с разрядными усилителями 25 записи тех же разрядов запоминающего устройства.Устройство 9 выполнено, например, на ферромагнитных элементах, и содержит элементы для хранения информации, систему адресной 30 дешифрации и разрядные усилители записи ичтения, а часть разрядов каждой ячейки запо. минающсго устройства предназначена для хранения накапливаемых значений искомои корреляционной функции. Зги разряды связаны только с суммирующим устройством 8. Остальп 1 е разряды каждой ячейки служат для хра 1 еи 1 я текущих дискаретпых выборок :адеркиваемого процесса, Выходы усилителей чтения этой группы разрядов присоединены ко входу рсгистра б, а разрядные усилители загиси - к выходу вспомогательного регистра 5.Лдресн 1.111 дешифратор запоминающего устройства присоединен к выходу счетчика 10 адреса, па вход которого поступают импульсы продвпкения адреса из устройства 11 управления. Выход переполнения счетчика 10 соединен с шиной сброса вспомогательного регистра 5, а также устроиством 11.Промежуточные и окончательные результаты вычислений выводятся из ячеек запоминающего устройства на устройство 12 вывода через суммирующее устройство 8, для чего выход устройства 8 присоединен ко входу устройства 12, Устройство управления 11 обеспечивает правильное взаимодействие устройств коррелятора и управляет их работой.За время между двумя последовательнымн измерениями мгновенных значений исследуемых процессов производится проход по всем ячейкам запоминаюшего устройства 9, что составляет один цикл работы коррелятора.Перед началом очередного цикла счетчик 10, вспомогательный регистр 5, регистр б н суммирующее устройство 8 находятся в нулевом состоянии, а аналого-цифровые преобразователи 1 и 7 готовы к выполнению преобразований. В ячейках запоминающего устройства 9 хранятся результаты предыдущих циклов работы и дискретные выборки задерживаемого процесса.В начале цикла производится измерен:1 е мгновенного значения задерживаемого процесса преобразователем 1. Полученная выборка задерживаемого процесса направляется через ключевую схему 3 в цифро-аналоговый умно- житель 4. Результирующее произведение этой выборки задерживаемого процесса на мгновенное значение опорного процесса после преобразования преобразователем 7 суммируется с содержанием соответствующих разрядов нулевой ячейки запоминающего устройства 9 в устройстве 8. Результат записывается в эту же ячейку, причем с выхода вспомогательного регистра 5 в соответствующие разряды этой ячейки записываются нули. По окончании записи очередная выборка задерживаемого процесса переводится из преобразователя 1 через ключевую схему 2 во вспомогательный регистр 5 и находится там до момента записи в первую ячейку. Затем регистр б и суммирующее устройство 8 сбрасываются в нуль, и в счетчик 10 начинают поступать из устройства 11 управления импульсы продвижения адреса, каждый из которых вызывает5 10 15 20 25 30 35 40 45 50 55 60 65 опрос следующей по номеру ячейки запоминающего устройства 9.Содеркимое ячейки считывается в регистр 6 и в суммиру 1 ощее устройство 8, причем в регистр 6 считывается дискретная выборка задерживаемого процесса, а в суммирующее устройство 8 - промскуточное значение исомой корреляционной функции, Считанная вь 1 борка задеркивасмого процесса передается через ключевую схему 3 в цифро-аналоговый умнокитель 4. Произведение этой выборки па .,1 гОвенпое значение опорного процесса, поступающее на умножитель 4 непосредственно ог 1 сточника исследуемых процессов, преобразуется аналого-цифровым преобразователем 7 в цифровую форму и складывается алгебраически с содержимым суммирующего устройства 8. Результирующая сумма записывается в ту же ячейку запоминающего устройства. Одновременно в ячейку записывается содержимое вспомогательного регистра 5, в котором в момент записи находится выборка задерживаемого процесса, считанная ранее из предыдущей по номеру ячейки запоминающе. го устройства. После записи вспомогательный регистр 5 сбрасывается в нуль и в него переводится из регистра 6 через ключевую схему 2 выборка задерживаемого процесса, считанная из указанной ячейки запоминающего устройства. Переведенная выборка будет храниться во вспомогательном регистре до момента записи в следующую по номеру ячейку. После перевода выборки регистр б и суммирующее устройство 8 сбрасывается в нуль, в счетчик 10 добавляется один импульс продвижения адреса, и вышеописанные операции повторяются. После опроса последний по номеру ячейки запоминающего устройства вспомогательный регистр 5 сбрасывается в нуль импульсом переполнения счетчика 10, вследствие чего выборка задерживаемого процесса. считанная из последней по номеру ячейки, выбрасывается из коррелятора.Таким образом, к концу очередного цикла работы коррелятора все дискретные выборки задерживаемого процесса оказываются переместившимися в следующие по номеру ячейки запоминающего устройства, Выборка, находившаяся в начале цикла в последней ячейке, выбрасывается импульсом окончания цикла, а вновь полученная выборка задерживаемого процесса вносится в первую ячейку, Это обеспечивает непрерывное замещение старых данных новыми,В каждом цикле в ячейках запоминающего устройства накапливаются произведения мгновенного значения опорного процесса, измеренного в данном цикле, на дискретные выборки задерживаемого процесса, считываемые из этих ячеек, причем временный сдвиг между сомнокителями определяется номером ячейки и временем цикла. После выполнения достаточно большого числа циклов в ячейках образуются значения искомой корреляционной функции,199506 Составитель В. и. Жовипский омов Техред Л. Я, Бриккер Корректоры: Л. В. Наделяева и В. В. Крыловасдактор Заказ 2806/12 Тираж 535ЦНИИПИ Комитета по делам изобретений и открытМосква, Центр, пр. Серова Подписное при Совете Министров СССР 4ография, пр. Сапунова,Предмет изобретения Лвтоматический коррелятор с непосредственным вводом исследуемых напряжений, работающий в реальном масштабе времени и вычисляющий все точки искомой авто- или взаимнокорреляционпой функции по одному и тому же участку реализации исследуемых процессов, содержащий цифровое запоминающее устройство, цифровое суммирую 1 цее устройство, цифро-аналоговый умножитель, два аналого-цифровых преобразователя, счетчик адреса и устройства управления и вывода, отличаюш,ийся тем, что, с целью упрощения схемы, часть разрядов выходного регистра запомина;ощего устройства соединена через кл 1 очсву 1 О схему со входами вспомогательного регистра, а через вторую ключевую схему - с умножителем; ко вторым входам обеих клю чевых схем присоединен выход аналого-цифрового преобразователя, вход которого связан с источником сигнала, подлежащего задержке, а выходы разрядных элементов вспомогательного регистра связаны непосредственно с раз рядными усилителями записи тех же разрядов запоминающего устройства, причем шина переполнения счетчика адреса является общей с шиной сброса в нуль вспомогательного регистра.15
СмотретьЗаявка
1082742
Специальное конструкторское бюро биологического прнбор строеййп, Кривенко, В. И. Крюков ПЛТЧПк, ЙЬЛ ШТГ
МПК / Метки
МПК: G06F 17/15, G06K 9/00
Метки: автоматический, коррелятор
Опубликовано: 01.01.1967
Код ссылки
<a href="https://patents.su/3-199506-avtomaticheskijj-korrelyator.html" target="_blank" rel="follow" title="База патентов СССР">Автоматический коррелятор</a>