Цифровой интегратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1795457
Автор: Борисов
Текст
795457 СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 06 Г 51)5 6 ННОЕ ПАТЕНТНОЕСССРСССР) ГОСУДАРСТ ВЕДОМСТВ (ГОСПАТЕН Е ИЗ ЕНИЯ СА К АВТО ТЕЛЬСТ СКОМУ СВ 2 ние относится к может быть испо ия сигналов с н ала и конца инт обретения: цифр ГТИ 1, счетчик 4 постоянной па сравеи, 2 ил(56) Кисель В, А. Аналоговый и цифровыекорректоры, Справочник. - М.; Радио исвязь, 1986, с. 131,Цифровые системы фазовой синхронизации, Под редакцией Жодзинского М. И. -М,: Сов. радио. 1980, с, 40,(57) Изобрете ной технике и интегрирован ментами нач Сущность из тор содержит памяти, блок тельб, блок 7 вычислительльзовано для ечеткими моегрирования. овой интегра, блоки 3, 5 мяти, умножиИзобретение относится к вычислительной технике и может быть использовано дляинтегрирования сигналов, заданных цифровым кодом при нечетких границах интегрирования, 5Цель изобретения - расширение функциональных возможностей за счет интегрирования сигналов постоянного уровня принечетко заданных моментах начала и концаинтегрирования. 10На фиг. 1 представлена электрическаяструктурная схема цифрового интегратора;на фиг, 2 - диаграммы, поясняющие его работу.Цифровой интегратор (фиг. 1) содержит 15генератор 1 тактовых импульсов (ГТИ), счетчик 2, первый блок 3 памяти, блок 4 постоянной памяти, второй блок 5 памяти,умножитель 6, блок 7 сравнения,Работает цифровой интегратор следующим образом.Предполагается, что на вход умножителя 6 подается сигнал 0 постоянного уровня,который необходимо проинтегрировать,При этом моменты начала Тн и конца Т, 25интегрирования являются нечеткими (фиг,2) и описываются функциями принадлежности типа примерного равенства линейноговида30 ттт(т,) = тахгде сн, тв - параметры положения функции принадлежности, характеризующие положение наиболее ожидаемого значения моментов начала и конца интегрирования соответственно;%н, сгнив - параметры размаха функции 40 принадлежности времени начала и конца интегрирования соответственно.По сигналу запуска, поступающему на вход запуска ГТИ 1 и входа начальной уста-новки счетчика 2, первый из них запускается, а во второй заносится начальный код у = ( тв тн ) (+%в ) 50По мере поступления в счетчик 2 импульсов ГТИ 1 в нем формируются отсчеты времени в интервале Л 1=(ьу, т, где Ь= =(твн)+( Оь+Оь). Эти отсчеты времени сравниваются в блоке 7 сравнения с величи ной Ь и по сигналу с его выхода ГТИ 1 останавливаются, Сами сигналы счетчика 2 :используются как адресные для первого ивторого блоков 3, 5 памяти, выполненными в виде ПЗУ, работающих в режиме записи,Текущие отсчеты времени 1 умножаются в умножителе б на величину О, в результате чего формируются текущие значения интеграла в интервале Ь ,.которые записываются в первый блок 3 памяти по соответствующим адресам.Кроме того, сигналы текущего времени 1 поступают в блок 4 постоянной памяти, в котором по адресам 1 записаны значения функции принадлежности%н +%вб етени Формула изо р я Цифровой интегратор, содержащий генератор тактовых импульсов, и счетчик, о тл ич аю щий с ятем, что,с цельюрасширения функциональных возможностей за счет интегрирования сигналов постоянного уровня при нечетко заданных моментах начала и конца интегрирования, он содержит блок сравнения, первый и второй блоки памяти, блок постоянной памяти и умножитель, причем вход запуска устройства подключен к входу запуска генератора тактовых импульсов и к входу записи счетчика, вход интегрируемого сигнала устройства, вход начального значения параметра положения функции принадлежности устройства и вход конечного значения параметра положения функции принадлежности устройства подключены соответственно к первому информационному входу умножителя, к информационному входу счетчика и к первому информационному входу блока сравнений, выход которОго подключен к входу останова генератора тактовых импульсов, выход которого подключен к входам записи-считывания первого и второго блоков памяти и к счетному входу счетчика, информационный выход которого подключен к второму информационному входу блока сравнения, к адресным входам первого и второго блоков памяти, к адресному входу блока постоянной памяти и к второму информационному входу умножителя, выход которого подключен к информационному входу первого блока памяти, выход которого подключен к выходу текущего значения интеграла интегратора, выход блока постоянной памяти подключен к информационному входу второго блока памяти, выход которого подключен к выходу значения функции принадлежности интегратора.1795457 орректор ТЯ дакт ГКНТ СССР Произ твенно-издательский комбинат "Патент", г. Ужгород, улХагарина 101 Заказ 43 ВНИИСоставитель Э.БорисТехред М,Моргентал Тираж Поарственного комитета по изобретениям 113035. Москва, Ж, Раушская на писноеоткрыти 4/5
СмотретьЗаявка
4794290, 19.02.1990
ВОЕННАЯ АКАДЕМИЯ ИМ. Ф. Э. ДЗЕРЖИНСКОГО
БОРИСОВ ЭДУАРД ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G06F 7/64
Метки: интегратор, цифровой
Опубликовано: 15.02.1993
Код ссылки
<a href="https://patents.su/3-1795457-cifrovojj-integrator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой интегратор</a>
Предыдущий патент: Устройство для деления чисел
Следующий патент: Устройство для последовательного выделения единиц из двоичного кода
Случайный патент: Устройство для измельчения кормов