Недвоичный синхронный счетчик

Номер патента: 1714807

Автор: Крехов

ZIP архив

Текст

(19) 3 Н 03 К 23/48 ПИ Е ИЗО ТЕНИЯ 4 3 ъ СО С) ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(57) Изобретение относится к импульсной технике и может быть использовано в радиоэлектронных устройствах цифровой техники для обработки дискретной. информации в условиях помех. Счетчик содержит элементы И 3 и 8, элементы ИЛИ 5 и 9, триггеры 4, 6, 7, 10 и элемент ИЛИ-И 11. Счетчик может иметь коэффициент пересчета не только 11, но и 2 + 2" - 1, где щ - разрядность двоичного счетчика, и - разрядность его не блокированных с выхода разряда сдвига разрядов, причем.еп. 1 ил.Изобретение относится к цифровой технике и предназначено для использования в устройствах обработки дискретной информации с повышенной помехоустойчивостью,Целью изобретения является повышение помехоустойчивости за счет блокирования триггеров тех разрядов, которые являются избыточными для заданного модуля счета недвоичного синхронного счетчика,На чертеже изображен недвоичныйсинхронный счетчик, конкретный вариант,На чертеже приняты следующие обозначения; входная шина 1, двоичный синхронный счетчик 2, в который входят элементИ 3, триггер 4 младшего разряда, дешифратор (элемент ИЛИ) 5, триггеры б и 7 старшихразрядов, вне которого содержатся дешиф ратор (элемент И) 8, элемент ИЛИ 9, триггер10 разряда сигнала, дешифратор (элементИЛИ - И) 11,Входы дешифратора 8 соединены с прямыми выходами триггеров 4, б и 7 разрядовдвоичного синхронного счетчика 2, тактовый вход которого соединен с входной шиной 1 и с тактовым входом триггера разрядасдвига (О-триггера) 10, инверсный выход которого соединен с входом установки нулятриггера 7 старшего разряда, первый входдешифратора 11 соединен с прямым выходом триггера 10 разряда сдвига и первымвходом элемента И 3, информационныйвход О-триггера 10 разряда сдвига соединен с выходом элемента ИЛИ 9, входы которого соединены соответственно с выходомдещифратора 8 и выходом дешифратора 11,остальные (второй и третий) входы которогосоединены соответственно с прямым выходом триггера 4 младшего разряда и инверсным выходом триггера б стаошего разряда,прямой выход которого соединен с вторимвходом элемента И 3, выход которого соединен с входом дешифратора 5 и входом сброса триггера 4 младшего разряда, прямойвыход которого соединен с другим входмдешифратора 5, а выход деыифратора 5 соединен с входом разрешения счета первоготриггера б старших разрядов, На вход разрешения счета триггера младшего 4 разряда подан сигнал логической "1",Дешифратор 5 служит для выявлениякода на выходах младших разрядов двоичного счетчика 2 и выходе элемента И 3,Дешифратор 8 служит для выявлениясигнала переноса, т.е. кода 111 на выходах01, 02 и 03 соответственно разрядов 4, б и7.Дешифратор 11 служит для выявлениякода 1 ХХ 1 или ХОХ 1 соответственно на вы 10 15 20 25 30 35 40 45 50 55 ходах О 1-04 разрядов 4, б и 7 и триггера 10,В исходном состоянии, поскольку цепи установки не показаны, счетчик может находиться в любом из возможных одиннадцати состояний, Пусть счетчик находится в состоянии, когда на прямых выходах 01 - 04 соответственно разрядов 4, 6, 7 и 10 образован код ОООО. В этом случае на выходах элементов И 8 и ИЛИ - И 11 будет нуль, поэтому на выходе элемента ИЛИ 9 тоже будет нуль,С подачей тактовых импульсов работает двоичный счетчик 2 до тех пор, пока на его виходах не образуется код 111, т,е, единицы на прямых выходах разрядов 4, 6 и 7,а на выходе О-триггера 10 04 будет нуль, так что образован код 1110. Следовательно на выходе элемента И 3 к этому моменту будет нуль, а счетчик имеет восемь состояний,С подачей восьмого входного импульса двоичный счетчик 2 обнуляется, а поскольку через элемент И 8 и элемент ИЛИ 9 был образован потенциал единицы, О-триггер 10 переходит в единичное состояние и образуется код 0001. При этом на инверсном выходе О-триггера 10 образован нулевой потенциал, который блокирует в нулевом состоянии триггер 7 разряда двоичного счетчика 2, а на выходе дешифратора 11 будет единица.С подачей девятого входного импульса по шине 1 первый разряд 4 двоичного счетчика 2 вновь переходит в единичное состояние, та что образуется код 1001, поэтому на выходе дешифратора 11 остается единица.С подачей девятого входного импульса по шине 1 триггер 4 первого разряда переходит в нуль, а из-за наличия в предыдущем такте единицы на выходе дешифратора 5 триггер 6 занимает единичное состояние, так что образуется код 0101. Следовательно, на выходе дешифраторов 8 и 11 образуется нуль, который через элемент ИЛИ 9 подготавливает к срабатыванию О-триггера 10, а на выходе элемента И 3 образуется единица, которая блокирует па входу установки в нуль триггер 4 разряда двоичного счетчика 2 и готовит к последующему срабатыванию триггер 6 разряда, так как на выходе дешифратора 5 остается единица.С подачей одиннадцатого входного импульса по шине 1 счетчик возвращается в начальное состояние, так как образуется код 0000,Таким образом, счетчик считает до одиннадцати в равномерном двоичном коде,В этом случае недвоичный синхронный счетчик построен с коэффициентом пересчета 2 + 2 - 1. В наиболее общем случае1714807 формула изобретения Недвоичный синхронный счетчик, содержащий группу триггеров младших и старших разрядов, триггер разряда сдвига, два дешифратора и элемент ИЛИ, выход которого соединен с О-входом триггера разряда сдвига, входы элемента ИЛИ соединены с выходами первого и второго дешифраторов, тактовые входы триггеров младших и старших разрядов и триггера разряда сдвига соединены с входной шиной, входы первого дешифратора подключеСоставитель И. КреховТехред М.Моргентал Корректор М. Максимишинец Редактор Г. Гербер Заказ 704 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб 4/5 Производственно-издательСкий комбинат "Патент", г. Ужгород, ул, Гагарина, 101 может быть построен счетчик с коэффициентом пересчета 2 + 2" -1, где в - разрядность двоичного счетчика; и - разрядность неблокироеанных с инверсного выхода триггера разряда сдвига разрядов;1- число, которое меньше, чем коэффициент пересчета счетчика, образованного триггерами младших разрядов и определяемое также количеством триггеров этого счетчика, блокируемых с выхода элемента И 3 по входу установки в нуль, причем в и1.Технико-зкономическая эффективность предложенного счетчика по сравнению с известным состоит в сохранении возможности не попасть в избыточное состояние при любом коэффициенте пересчета определяемого общим случаем, что очень важно в условиях помех,ны к выходам триггеров младших и старших разрядов, прямой выход триггера разряда сдвига соединен с первым входом второго дешифратора, остальные входы второго де шифратора соединены с соответствующимивыходами триггеров младших и старших разрядов, выходы триггеров младших разрядов соединены с входами разрешения счета последующих триггеров младших раз рядов,. выходы триггеров старших разрядовсоединены с входами разрешения счета последующих триггеров старших разрядов, а инверсный выход триггера разряда сдвига подключен к входу сброса последующих 15 триггеров старших разрядов, о т л и ч а ющ и й с я тем, что, с целью повышения помехоустойчивости, в него введен третий дешифратор и элемент И, выход третьего дешифратора соединен с входом разреше ния счета первого триггера старших разрядов, а входы третьего дешифратора соединены с соответствующими выходами триггеров младших разрядов и выходом .элемента И, который соединен с входом 25 сброса одного или нескольких триггеровмладших разрядов, а входы элемента И соединены с прямым выходом триггера разряда сдвига и прямыми выходами триггеров старших разрядов, которые не бло кированы по входу сброса с выходаразрядного триггера сдвига.

Смотреть

Заявка

4761041, 21.11.1989

СЕРПУХОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. ЛЕНИНСКОГО КОМСОМОЛА

КРЕХОВ ИГОРЬ ВИКТОРОВИЧ, КРЕХОВ ВИКТОР ЕВГЕНЬЕВИЧ

МПК / Метки

МПК: H03K 23/48

Метки: недвоичный, синхронный, счетчик

Опубликовано: 23.02.1992

Код ссылки

<a href="https://patents.su/3-1714807-nedvoichnyjj-sinkhronnyjj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Недвоичный синхронный счетчик</a>

Похожие патенты