ZIP архив

Текст

В. Я. Овлвсн, Н Д, Суиоврудсиий и И. И. Трифоновс:": ТВ- РУСТРОИСТВО ТЕЛЕСИГНАЛИЗАЦИИ ДЛЯ СИСТЕМ ЭНЕРГО. снлвжения элщтгических железных дорог Поописная группа М 75 Известно устройство телесигнализации для систем энергоснабжения электрических жео лезных дорог, содержащее на передающем пункте счетчик распределителя, матричные дешифраторы, логический блок, генератор импульсов, триггер кодирования и датчик време. ни, а на приемном пункте - линейный блок, распределитель, исполнительный блок, блок синхронизации и блок приема избирающих импульсов и пауз.Предлагаемое устройство отличается от известного тем, что, с целью упрощения и повышения надежности, в логическом блоке установлены два инвертора, имеющие две цепочки диодных триггерных связей, Одна цепочка подключена к триггеру кодирования, а другая - к генератору импульсов. На передающем пункте для устранения помех, вызванных неодновременностью переключения триггеров счетчика распределителя, в логическом блоке установлены два блока задержки, каждый из которых состоит из двух последовательных транзисторно-емкостных звеньев задержки. Входы звеньев задержки подключены к соответствующим инверторам логического блока, а выходы - к входам управления дешифраторами импульсов и пауз,Для различения импульсов и пауз на приемном пункте установлены два звена задержки, входы которых подключены к логическому блоку, а выходы через усилитель - к входу сброса датчика времени. Во всех диодных выходах датчика времени установлено по дополнительному диоду, которые подключаются к логическому блоку.На фиг. 1 изображена блок-схема передающего устройства телесигнализации; на фиг.2 - блок-схема приемного устройства теле- сигнализации.Передающее устройство содержит счетчик- распределитель 1, который выполнен в виде шестиразрядного двоичного счетчика; комбинированные параллельные матричные дешифраторы 2 - 4 и последовательные матричные дешифраторы 5 и б; блок кодирования, который включает в себя триггер 7 кодирования, формирующий каскад 3, инвертор 9, датчик 10 времени и генератор 11 импульсов; логический блок, состоящий из инверторов 12 - 14 и двух последовательных транзисторно-емкостных звеньев 15, 1 б и 17, 18 задержки.Импульс с дешифратора 2 или 3, при замкнутом контакте датчика 19 попадает на трансформатор (на чертеже не показан), находящийся в выходных цепях матричного дешифратора 4, откуда через формирующий каскад 8 поступает на триггер 7 кодирования, который срабатывает и запускает датчик 10 времени.Различение кодирования по импульсам и паузам обеспечивается инверторами 13 и 14. Открытое состояние инвертора 13 соответствует импульсу, инвертора 14 - паузе. Инверторы 13 и 14 имеют две цепочки диодных триггерных связей, Одна из цепочек, состоящая издиодов 20 и 21, управляет генератором 11 импульсов, а другая, состоящая из диодов 22 и 23 - триггером 7 кодирования. При срабатывании триггера 7 кодирования генератор 11 импульсов отключается, Инверторы 13 и 14 переключаются от импульсов, поступающих с генератора 11 импульсов. Благодаря взаимным диодным триггерным связям инверторы 13 и 14 при срабатывании триггера 7 кодирования сохраняют положение, которое было до срабатывания триггера 7, Дальнейшее переключение инверторов 13 и 14 оказывается возможным только после сброса датчиком 10 времени триггера 7 кодирования, т. е, после окончания удлиненного импульса или паузы.Матричные дешифраторы 2 и 3. нормально закрыты в результате наличия положительного потенциала на шине запрета (не показано), поступающего от транзисторно-ем костных звеньев 1 б и 18 задержки. Отпирание выходных цепей дешифратора 2 производится импульсом, который поступает с некоторой задержкой, осуществляемой звеном Ы Звено 1 б определяет время, на которое отпираются выходы матричного дешифратора 2. Матричный дешифратор 3 открывается во время паузы, поступающей с задержкой, осуществляемой звеном 17 задержки. Звено 18 определяет время, на которое отпирается дешифратор 3,Приемное устройство содержит распределитель, включающий линейный блок 24, шести- разрядный двоичный счетчик 25, последовательные дешифраторы 2 б - 28 и параллельные - 29 и 30; исполнительный блок, который состоит из запоминающего устройства и выходных сигнальных элементов 31, исполнительных усилителей 32 - 34 и инвертора 35; триггер 3 б задержки и инвертор 37, обеспечивающие синхронизацию; блок приема избирающих импульсов и пауз. Блок приема избирающих импульсов и пауз состоит из датчика 38 времени, представляющего собой двух- разрядный двоичный счетчик; генератора 39 импульсов; схемы сброса, выполненной из двух транзисторно-емкостных звеньев 40 и 41 задержки и усилителя 42. Датчик 38 времени сбрасывается в нулевое положение в начале каждого импульса и паузы. Импульс на сброс датчика 38 времени поступает с линейного блока 24 через транзисторно-емкостные звенья 40 и 41 задержки и усилитель 42 на вход 43, Звено 40 формирует импульс сброса датчика 38 времени при паузе, а звено 41 - при импульсе. На выходы датчика 38 времени включены диодные схемы совпадения 44 - 47, причем схема 44 должна срабатывать во время паузы, а схемы 45, 4 б - во время импульсов. Для того чтобы исключить срабатывание схемы 44 во время импульса, в нее включен дополнительный диод 48, а в схемы 45 и 46 - диоды 49 и БО, осуществляющие запрет во время пауз. Импульсы, которые осуществляют запрет работы схемы 44 и схем 45 и 4 б, поступают с соответствующих выходов линейного блока 24, Диодная схема 51 совпадения и триггер б 2 запрета составляют схему общей защиты от искажения импульсов и пауз. Предмет изобретения1. Устройство телесигнализации для систем энергоснабжения электрических железных дорог, содержащее на передающем пункте счетчик-распределитель, матричные дешифраторы, логический блок, генератор импульсов, триггер кодирования и датчик времени, а на приемном пункте - линейный блок, распределитель, исполнительный блок, блок синхронизации, блок приема избирающих импульсов и пауз, отличающееся тем, что, с целью упрощения устройства и повышения его надежности, в логическом блоке установлены , два инвертора, имеющие две цепочки диодных триггерных связей, одна из которых подключена к триггеру кодирования, а другая к генератору импульсов.2, Устройство по п. 1, отличающееся тем, что, с целью устранения помех, вызванных неодновременностью переключения триггеров счетчика-распределителя, в логическом блоке на передающем пункте установлены два блока задержки, каждый из которых состоит из двух последовательных транзисторно-емкостных звеньев задержки, входы которых подключены к соответствующим инверторам. логического блока, а выходы - к входам управления дешифраторами импульсов и пауз.3. Устройство по пп. 1 и 2, отличающеесяя тем, что, с целью различения импульсов и пауз, на приемном пункте установлены два звена задержки, входы которых подключены к линейному блоку, а выходы через усилитель - к входу сброса датчика времени, ко всем диодным выходам которого присоединено по дополнительному диоду, которые подключаются к линейному блоку.162877 Составитель И. Закомолдинаедактор П, Юлаин Техред Т. П. Курилко Корректор О. Б. Тюрина ств Типография, пр. Сапунова, 2 Подп, к печ. 27%1Заказ 1415/15 ЦНИИПИ Госуд Формат бум.Тирак 1250 ого комитета по дела осква, Центр, пр. Се Х 90/в Объем 0,35 нзд, л.Цена 5 копизобретений и открытий СССРва,д.4

Смотреть

Заявка

833224

МПК / Метки

МПК: G08B 1/08, G08C 15/06, G08C 19/16

Метки: 162877

Опубликовано: 01.01.1964

Код ссылки

<a href="https://patents.su/3-162877-162877.html" target="_blank" rel="follow" title="База патентов СССР">162877</a>

Похожие патенты