Преобразователь кода миллера
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(594 Н 03 Й КОМИТЕТИ ОтНРЫТИЯМ ГОСУДАРСТВЕНПО ИЗОБРЕТЕНПРИ ГННТ СССР ОПИСАНИЕ ИЗОБРЕТЕ СВИДЕТЕЛЬСТВУ ТЕЛЬ КОДА МИЛЛЕРАотносится к вычис(54) ПРЕОБРАЗОВА (57) Изобретение лительной техник для преобразован код без возвраще быть использован информацией. Цел ляется повьппение образователя, Пр Миллера содержит ки, первый - пят первый 7 и второ мирователь 9 имп выделения тактов 4 У 35 И.В. туяла т. 26, У 22 тво СССР(56) Электроникас. 86,91Авторское свидУ 1312743, кл. Н е, предназначено ия кода Миллера в ния к нулю и может о в системах обмена ью изобретения явбыстродействия пре еобразователь кода элемент 1 эадержый триггеры 2-6, й 8 элементы И, фор ульсов и схему 10 ых импульсов. 1 з.п15 3 . 151009Изобретение относится к вычислительной технике, предназначенно для преобразования кода Миллера в код без возвращения к нулю (ВВН) и может быть использовано в системах обмена информацией.Цель изобретения - повышение быстродействия преобразователя кода Миллера, 10На фиг. 1 приведена функциональная схема преобразователя кода, на фиг, 2 - временные диаграммы его работы.Преобразователь кода содержит элемент 1 задержки, триггеры 2-6, элементы И 7 и 8, формирователь 9 импульсов, блок 10 выделения тактовых импульсов.Блок 10 выделения тактовых импуль сов содержит элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 11-13, одновибратор 14 и мультиплексор 15.Преобразователь кода Миллера работает следующим образом. 25Элемент 1 задержки задерживает информацию (фиг,2 а,б) на первом выходе на 3/4 тактового интервала (фиг.2 в), на втором - на 5/4 (фиг,2 г) на третьем - на 7/4 (фиг.2 д) и на 30 четвертом - 9/4 (фиг.2 е).Триггеры 2 и 4 запоминают информацию на 0-входах в момент поступления задних фронтов импульсов на С-входы и устанавливают на выходе высокий уровень при поступлении импульсов высокого уровня на Б-вход (фиг.2 ж,з соответственно).Триггеры 3 и 5 запоминают информацию на 0-входах в момент поступления 40 передних фронтов импульсов на С-входы и устанавливают на выходе низкий уровень при поступлении импульсов низкого уровня на инверсные К-входы (фиг.2 и,к соответственно), Элементы И 7 45 и 8 перемножают сигналы на своих входах - (фиг. 2 л,м соответственно).Триггер 6 считывает импульсы на своем С-входе и устанавливает высокий уровень при поступлении импульса на Я-вход (фиг.2 н) . Формирователь 9 импульсов задерживает все передние фронты импульсов на 1/2 тактового интервала, и на его выходе формируются декодированные данные в коде без возврата к нулю (фиг.2 п).Блок 10 выделения тактовых импульсов выделяет из входных сигналов (фиг.2 в,г,д,е) и выходного сигнала 2 4(фиг.2 п) тактовые импульсы (фиг. 2 р) следующим образом.Элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 11- 13 суммируют по модулю два сигналы на своих входах (фиг,2 с, т, у) .Одновибратор 14 по задним фронтам импульсов вырабатывает импульсы низкого уровня длительностью в один тактовый интервал (фиг2 ф), Мультиплексор 15 по комбинации сигналов на своих адресных входах пропускают сигналы с соответствующего входа на выход: при комбинации 00 - с первого входа, 01 - второго, 10 - третьего и 11 - четвертого.Таким образом, на выходе мультиплексора 15 формируются тактовые импульсы (фиг.2 р).Изобретение позволяет повысить быстродействие преобразователя кода Миллера за счет запоминания логических состояний входного сигнала, следующих за перепадом входного сигнала и совпадающих со значениями входного сигнала, задержанных на четверть тактового периода, и стробирования полученными импульсами входных данных.Формула изобретения1, Преобразователь кода Миллера, содержащий элемент задержки, первый и второй триггеры, выход второго триггера соединен с прямым входом первого элемента И, второй элемент И, о т л и ч а ю щ и й с я тем, что, с целью повьппения быстродействия пре. образователя, в него введены третий, четвертый и пятый триггерыформирователь импульсов и блок выделения тактовых импульсов, вход элемента задежки объединен с П-входами первого - четвертого триггеров и является входом преобразователя,первый выход элемента задержки подключен к инверсным К-входам первого, третьего триггеров, к Б-входам второго, четвертого триггеров и к первому входу блока выделения тактовых импульсов, второй выход элемента задержки соединен с прямым С-входом первого триггера, инверсным С-входом второго триггера и вторым входом блока выделения тактовых импульсов, третий выход элемента задержки соединен с прямым С-входом третьего триггера, инверсным С-входом четвер 151того триггера и третьим входом блока выделения тактовых импульсов, четвертый выход элемента задержки подключен к четвертому входу блока выделения тактовых импульсов, выходы первого, третьего и четвертого триггеров соединены соответственно с инверсным входом первого элемента И, инверсным и прямым входами второго элемента И, инверсные выходы первого и второго элементов И подключены соответственно к прямому С- и Я-входам пятого триггера, выход которого подключен к входу формирователя импульсов, выход которого соединен с пятым входом блока выделения тактовых импульсов и является информационным выходом преобразователя, выход блока выделения тактовых импульсов является тактовым выходом преобразователя,2. Преобразователь по и, 1, о тл и ч а ю щ и й с я тем, что блок выделения тактовых импульсов содержит первый, второй и третий элементы 0092ИСКЛЮЧАЮЩЕЕ ИЛИ, мультиплексор и одновибратор, первые входы первого итретьего элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 5являются соответственно первым ичетвертым входами блока, первый входвторого элемента ИСКЛЮЧАЮЩЕЕ ИЛИобъединен с вторым входом первогоэлемента ИСКЛЮЧАЮЩЕЕ ИЛИ и является 1 О вторым входом блока, вторые входывторого и третьего элементов ИСКЛЮЧАЮЩЕЕ ИЛИ объединены и являютсятретьим входом блока, выходы второгои третьего элементов ИСКЛЮЧАКЩЕЕ ИЛИ 15 подключены соответственно к первомуи второму информационным входам мультиплексора, выход первого элементаИСКЛЮЧАЮЩЕЕ ИЛИ подключен к третьемуи четвертому информационным входам 2 О мультиплексора, вход одновибратораобъединен с первым управляющим входом мультиплексора и является пятымвходом блока, выход одновибраторасоединен с вторым управляющим входом 25 мультиплексора, выход которого является выходом блока.
СмотретьЗаявка
4374060, 30.12.1987
ПРЕДПРИЯТИЕ ПЯ В-2962
ИСАЕВ АНДРЕЙ ГРИГОРЬЕВИЧ, КЕЛТУЯЛА ИГОРЬ ВЛАДИМИРОВИЧ, ПОНОМАРЕВ ЛЕОНИД ВИКТОРОВИЧ
МПК / Метки
МПК: H03M 5/12
Опубликовано: 23.09.1989
Код ссылки
<a href="https://patents.su/3-1510092-preobrazovatel-koda-millera.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь кода миллера</a>
Предыдущий патент: Цифровой фильтр с линейной дельта-модуляцией
Следующий патент: Кодирующее устройство
Случайный патент: Устройство для наложения полосы материала на бортовые кромки заготовки сердечника транспортерной ленты