Статический регистр
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1388952
Авторы: Имнаишвили, Натрошвили
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 11 С 19/00 ОПИСАНИЕ ИЗОБРЕТЕНИ ИИ ель ализа- ычис- льнойСУДАРСТВЕННЫЙ НОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ К А ВТОРСКОМУ СВИДЕТЕЛЬСТВ(57) Изобретение относится к вычислитной технике и предназначено для реции узлов и устройств цифровых влительных машин методами интегратехнологии. Цель изобретения - расш р 801388952 А 1 ние функциональных возможностей регистра за счет выполнения поразрядных логических операций неравнозначности и равнозначности. Все функции в статическом регистре выполняются на основе девяти микро- операций (операторов А 1 - А 9), Для осуществления логических операций от трех переменных предварительно реализуются логические операции от двух или одной переменной, а в следующем такте дополнительно осуществляется один из операторов (А 1 - А 9). Аналогично реализуются логические операции от четырех переменных. Регистр содержит элементы НЕ 13, 14 п-разрядов, каждый из которых состоит из К 8-триггера 1, элементов И-НЕ 4, 5, 6, 7, элемента ИЛИ. 1 ил.,табл.388952 11Изобретение относится к вычислительной технике и предназначено для реализации узлов и устройств цифровых вычислительных машин методами интегральной технологии.Целью изобретения является расширение функциональных возможностей регистра за счет выполнения поразрядных логических операций.На чертеже представлена схема статического триггера.В таблице представлены микрооперации регистра.Регистр содержит в каждом разряде 1 КЯ-триггер на элементах И-НЕ 2, 3 и первый, второй, третий элементы И-НЕ 4, 5, 6, элемент НЕ 7, элемент ИЛИ 8, первый и второй информационные входы 9, 10 и выходы 11, 12. Кроме того, регистр содержит первый и второй элементы НЕ 13, 14, управляющие входы 15 - 19, вход обнуления, первый и второй входы задания логических функций, входы записи информации в прямом и инверсном кодах.Устройство работает следующим образом.Все функции в статическом регистре выполняются на основе девяти микроопераций (операторов) А - Ад.Перед приемом информации операторомА происходит установка регистра в исходное состояние, т. е. путем подачи логической единицы на вход 15. Соответственно низкий уровень напряжения устанавливается на выходе первого элемента НЕ 13. К 8- триггеры устанавливаются в нулевое состояние. Высокий потенциал напряжения появляется на выходах 12 - 12 ь регистра.Прием информации в прямом коде осуществляется оператором А, т. е. высокий потенциал напряжения подается на вход 18, открывается элемент И.НЕ 4, и входная информация подается на первый Я-вход К 8- триггера 2 (3). В результате выполняется функция К 6:=КО" ЧХ, где Кб" - содержимое регистра. Однако Кб" =О, поэтому Кб:=Х.Ввод информации в инверсном коде осуществляется оператором А. После подачи логической единицы на вход 19 открывается элемент И-НЕ 5, на первый вход которого подается инверсная информация входного кода, В результате выполняется операция Кб":=КО" /Х. При КО==0 получаем КСг:=Х.Логические операции в основном выполняются в КЬ-триггерах 2, 3, характеристическое уравнение которого имеет вид+ с; (КРлПоразрядные логические операции отдвух переменных выполняются следующим образом.Первая переменная Х находится в регистре, а вторая У присутствует на входах 9 - 9. 5 о 15 2 С 25 30 35 4 О 45 50 5 7.Если реализовать оператор Аг, в результате выполняется операция дизъюнкции,е. Кб:= Кб" /У. Однако К 6"=Х, поэтому Кб":=Х/У. Результат реализации операции дизъюнкции получается на выходах 11.1 - 11,п регистра. Одновременно на выходах 12.1 - 12,п регистра получаем функцию Кб . - Х У.Для осуществления поразрядной операции конъюнкции в первую очередь после установки регистра в исходное состояние реализуется оператор Аъ с помощью которого происходит запись инверсного кода первого переменного Х. Далее повторно реализуется оператор Аз, но при этом на вход 9 и подается второй операнд У. В результате на выходе 12 п регистра получаем функцию конъюнкции ХЙУ. Операция конъюнкции получается также при реализации оператора Аз, притом результат операции появляется также на выходе 12.п регистра. Для реализации оператора Аз следует логические единицы подавать на входы 17, 18, 19. При этом открываются элементы И-НЕ 4, 5, 6, на первый 5-вход КЯ-триггера подается функция Х У, а на второй - функция Х. В результате в КЯ-триггер получаем функцию Кб".=КО" /Х/У на прямом выходе 11.п, а на выходе КЯ-триггера - функцию Х У. При такой реализации функции конъюнкции необходимо предварительно регистр обнулять оператором А и операнды Х и У одновременно подавать на входы 9 и 10.При реализации операции дизъюнкции и конъюнкции реализются операции Пирса Х/У и Шеффера ХйУ.Операция сложения по той 2 двух операндов реализуется оператором А. С этой целью на входы 9, 18, 16, 17 подаются логические единицы. Операнды Х и У одновременно подаются на входы 9 и О, одновременно открываются элементы И-НЕ 4, 5, 6, снимается высокий потенциал с второго входа элемента ИЛИ 8. В результате на Я-входах К 5-триггера появляются соответственно функции ХУ и ХУ и на выходе 11 регистра появляется результат реализации функции ХУ /ХУ. Одновременно на выходе 12 регистра устанавливается результат реализации функции равнозначности. Заметим, что перед реализацией операции сложения по той 2 следует регистр предварительно установить в исходное состояние.С помощью операторов А - А реализуются все логические операции одной и двух переменных, которые легко можно получить при определенном сочетании функций, перечисленных в таблице.Для осуществления логических операций от трех переменных предварительно реализуются логические операции от двух или одной переменной, а в следующем такте дополнительно осуществляется один из операторов А - Ац. Аналогично реализуются логические операции от четырех переменных.1388952 формула изобретения ЗпПр ЗпИнв. ВхЗФ 1 ВхЗФ 2 Прямые выходы 18 19 16 17 Опера- Входтор 15 Инверсные входы КС: = 1КС :=КС" хКС :=КС хКС;=ОКС :=КС (х /у) О О КС: = О Х О КС ;=КС / х О . Х КС:=КС"/ х А А А О КС:=1 А 4 КС :=КСху КС =КС / х /у-- л+1КС :=КС х у Ав КС пн КС лг:=КС х у 1 КС"ф:=КСху1 КС"+:=КС I х /у1 КС" ":=КС Н ху ч ху Х О А 8 Ав КС , КС (ху ч ху) П р и м е ч а н и е, Знак "Х" обозначает разрешение подачи как логической единицы, так и логического нуля. Составитель А. Ершова Редактор Н. Швыдкая Техред И. Верес Корректор А. Зимокосов Заказ 525/54 Тираж 590 Подписное ВНИИПИ Государственного комитета СССР по делам изобрстсний и открытий3035, Москва, Ж - 35, Ра) шская наб., д. 45 Производственно. полиграфическое предприятие. г. Ужгород, ул. Проектная, 4Статический регистр, содержащий первый элемент НЕ и в каждом разряде первый, второй и третий элементы И-НЕ и элемент НЕ и КЬ-триггер, выходы которого являются соответственно первым и вторым информационными выходами разряда регистра, первый и второй -входы КБ-триггера подключены соответственно к выходам первого и второго элементов И-НЕ, первый вход первого элемента И-НЕ является информационным входом разряда регистра, второй вход первого элемента И-НЕ подключен к выходу третьего элемента И-НЕ, третьи входы первых элементов И-НЕ всех разрядов объединены, К-входы Ю-триггеров всех разрядов объединены и подключены к выходу элемента НЕ, вход которого является управляющим входом обнуления регистра, отличающийся тем, что, с целью расширения функциональных возможностей за 20 счет выполнения поразрядных логических функций неравнозначности и равнозначности, в него введены второй элемент НЕ и в каждый разряд элемент ИЛИ, выходы элемента ИЛИ и элемента И-НЕ каждого разряда подключены соответственно к первому и второму входам второго элемента И-НЕ, первый вход элемента ИЛИ подключен к первому входу третьего элемента И-НЕ и является вторым информационным входом разряда регистра, вход элемента И-НЕ каждого разряда подключен к первому входу второго элемента И-НЕ каждого разряда, вторые входы третьих элементов И-НЕ всех разрядов объединены и являются первым управляющим входом задания логических функций, вторые входы элементов ИЛИ всех разрядов регистра объединены и подключены к выходу второго элемента НЕ, вход которого является вторым управляющим входом задания логических функций, третиЙ вход первого элемента И-НЕ последнего разряда является управляющим входом записи информации в прямом коде, вторые входы вторых элементов И-НЕ всех разрядов объединены и являются управляющим входом записи информации в инверсном коде.
СмотретьЗаявка
4136704, 16.10.1986
ГРУЗИНСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. ЛЕНИНА
ИМНАИШВИЛИ ЛЕВАН ШОТАЕВИЧ, НАТРОШВИЛИ ОТАР ГЕОРГИЕВИЧ
МПК / Метки
МПК: G11C 19/00
Метки: регистр, статический
Опубликовано: 15.04.1988
Код ссылки
<a href="https://patents.su/3-1388952-staticheskijj-registr.html" target="_blank" rel="follow" title="База патентов СССР">Статический регистр</a>
Предыдущий патент: Буферное запоминающее устройство
Следующий патент: Устройство выборки-хранения
Случайный патент: Способ регистрации внутрилегочного давления при проведении искусственной вентиляции легких и устройство для его осуществления