Устройство для синхронного детектирования сигналов с относительной фазовой манипуляцией
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1370794
Автор: Сонников
Текст
,13,ЕТЕНИ ЕЛЬСТВ КОМУ СВИ 24-0 л.94 иков52 (088.8)е свидетельсН 04 Ь 27/ о ССС 198НОГО ТНОСИЙк радио- повышение стичного стигаетс ючей 7 и ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИИ ОПИСАНИЕ ИЗ(54) УСТРОЙСТВО ДЛЯ СИНХРОДЕТЕКТИРОВАНИЯ СИГНАЛОВ СТЕЛЬНОЙ ФАЗОВОЙ МАНИПУЛЯЦИ(57) Изобретение относитсятехнике. Цель изобретенияпомехоустойчивости путем ч устранения парного группированияошибок, Устр-во содержит формирователь 1 меандра, эл-ты задержки2 и 5, сумматор 3 по модулю два,селектор 4 длительности импульсов,эл-т И 6, ключи 7 и 8 и триггер 9.Эл-т И 6 формирует сигнал, поступающий на управляющие входы ключей 7 и8, сигналы с выходов которых поступают на запускающий и сбрасывающийвходы триггера 9, восстанавливающегпередаваемую кодовую последовательность, Цель до я введениемэл-та И 6 и кл 8, 2 ил,1 137Изобретение относится к радиотехнике и может быть использовано в системах передачи информации,Цель изобретения - повышение помехоустойчивости путем частичного устранения парного группирования ошибок.На фиг1 изображена структурнаяэлектрическая схема предлагаемогоустройства; на фиг,2 - временнаядиаграмма.Устройство для синхронного детектирования сигналов с относительнойфазовой манипуляцией содержит формирователь 1 меандра, первый элемент2 задержки, сумматор 3 по модулю два,селектор 4 длительности импульсов,второй элемент 5 задержки, элементИ 6, первый и второй ключи 7 и 8 итриггер 9.Устройство работает следующимобразом,На вход формирователя 1 меандрапоступает сигнал 0,(с) (фиг.2 б),соответствующий передаваемой кодовойпоследовательности Б (фиг,2 а),На выходе формирователя 1 меандраформируется сигнал Н, (фиг,2 в).Этот сигнал поступает на первыйвход сумматора 3 по модулю два ивход первого элемента 2 задержки,на выходе которого формируется сигнал Б 1 (фиг,2 г), задержанный относительно сигнала 01(1.) на времяТТ, Этот сигнал подаетсяэна второй вход сумматора 3 по модулю два, в котором производится сложение сигналов Б 1(1) и Б 1(с) по шой 2, На выходе сумматора 3 по моду лю.два формируется сигнал Б(г.) (фиг.2 д). Этот сигнал поступает на вход селектора 4 длительности импульсов, который осуществляет подавление импульсов, длительность которых3меньшеТНа выходе этого селек 8тора формируется сигнал П(Т) (фиг.2 д). Приточно равномТ1 2 Ф (Т) 11 , Сигнал Н (С) поступает на информационный первый вход первого ключа 7, первый вход элемен 0794 2 2530 35 40 45 50 та И 6 и на вход второго элемента 5 задержки, в котором осуществляется задержка сигнала П(1) на времяНа выходе второго элемента 5 задержки формируется сигнал Б (1) (фиг.2 е), который подается на второй вход элемента И 6 и на информационный первый вход второго ключа 8, На выходе элемента И 6 формируется сигнал 117(с) (фиг.2 ж), который поступает на управляющие входы первого 7 и второго 8 ключей. На выходе первого ключа 7 формируется сигнал (г.) (фиг.2 з), который поступает на первый (запускающий) вход триггера 9. На выходе второго ключа 8 формируется сигнал Б (фиг.2 и), который поступает на второй (сбрасывающий) вход триггера 9. На выходе триггера 9 восстанавливается передаваемая кодовая последовательность Б(1) - Б,(Т) (фиг. 2 к),Формула изобретения Устройство для синхронного детектирования сигналов с относительной фазовой манипуляцией, содержащее триггер и формирователь меандра, выход которого соединен с первым входом сумматора по модулю два и с входом первого элемента задержки, выход которого подключен к второму входу сумматора по модулю два, выход которого соединен с входом селектора длительности импульсов, выход которого подключен к входу второго элемента задержки, о т л и ч а ю щ е е с я тем, что, с,целью повышения помехоустойчивости путем частичного устранения парного группирования ошибок, в него введены два ключа и элемент И, первый вход которого соединен с первым входом первого ключа и с входом второго элемента задержки, выход которого соединен с первым входом второго ключа и с вторым входом элемента И, выход которого подключен к вторым входам первого и второго ключей, выходы которых соединены соответственно с первым и вторым входами триггера.7ЙИ3и(е)6ОЙК Геллер ставит Редактор М.Петрова Техред М,Дидык Корректор В.Бутяг з 429/56 ВНЕТи Государст делам изо Москва Ж660 Подтета СССРткрытий сно нно ете5,ии и оаушска 113
СмотретьЗаявка
4013818, 24.01.1986
ВОЕННЫЙ ИНЖЕНЕРНЫЙ КРАСНОЗНАМЕННЫЙ ИНСТИТУТ ИМ. А. Ф. МОЖАЙСКОГО
СОННИКОВ ВАЛЕРИЙ ГРИГОРЬЕВИЧ
МПК / Метки
МПК: H04L 27/233
Метки: детектирования, манипуляцией, относительной, сигналов, синхронного, фазовой
Опубликовано: 30.01.1988
Код ссылки
<a href="https://patents.su/3-1370794-ustrojjstvo-dlya-sinkhronnogo-detektirovaniya-signalov-s-otnositelnojj-fazovojj-manipulyaciejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронного детектирования сигналов с относительной фазовой манипуляцией</a>
Предыдущий патент: Следящий фильтр для обработки фазоманипулированного псевдослучайного радиосигнала
Следующий патент: Устройство защиты электромагнитов искателей декадно-шаговых автоматических телефонных станций от перегрева
Случайный патент: Устройство громкоговорящей двухпроводной дуплексной связи