Синхронизатор импульсов

Номер патента: 1347172

Авторы: Никушкин, Шапиро

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН 9) 01),72 А 3 135 БРЕТ ИОАН 4) СИНХРОНИЗА 7) Изобретени но в устройст асинхронных тения являетс работы при со Р ИИПУЛЬСО е может бытьвах цифровойсигналов. Целя повышение ст спользо бработю изобильно т падениив еме в.Для досатор. им два фортижения это в си низ;В УДАРСТВЕННЫЙ КОМИТЕТ СССРДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИИ ВТОРСНОМУ СВИДЕТЕЛЬСТ(56) Авторское свидетельство СССРР 953712, кл. Н 03 К 5/01, 05.02.Авторское свидетельство СССРУ 758500, кл. Н 03 К 5/135, 1976. входного и тактового импул пульсов дополнительновведень мирователя 3 и 5 коротких импульсов,второй элемент 8 совпадения, коммутатор 12 и четвертый триггер 13, Кроме того, синхронизатор содержит триггеры 1, 6 и 7, входную шину 2, эле-.мент 4 совпадения, выходную шину 9,шину 10 тактовых импульсов, инвертор 11. При работе синхронизатораединичный уровень триггера 7 обеспечивает прохождение импульса с шины 10на шину 9. Срезом импульса на шине 10триггер 7 возвращается в исходноесостояние, блокируя элемент 8. Каждоепереключение триггера 13 обеспечиваетразнесение по времени на половину периода импульсов на В- и С-входахтриггера 6, что определяет отсутствиесбоев в синхронизаторе, в котором ис,1пользованы триггеры Р-типа. 1 ил, 1347172 2Изобретение относится к импульснойтехнике и может быть использованов устройствах цифровой обработки асинхронных сигналов.Цель изобретения - повышение стабильности работы при совпадении вовремени входного и тактового импульсов.На чертеже приведена электричес Окая структурная схема синхронизатораимпульсов.Синхронизатор импульсов содержитпервый триггер 1 (все триггеры Р-типа), С-вход которого соединен с входной шиной 2 и через первый формирователь 3 коротких импульсов с первымвходом первого элемента 4 совпадения,второй вход которого соединен с выходом второго формирователя 5 коротких 2 Оимпульсов и С-входом второго триггера 6, 0-вход первого триггера 1 соединен с шиной логической единицы,К-вход - с инверсным выходом второготриггера 6, К- и Р-входы которого 25подключены к прямому выходу первоготриггера 1, и с Я-входом третьеготриггера 7, 0-вход которого соединенс шиной логического нуля, прямой выход - с первым входом второго элемента 8 совпадения, выход которого соединен с выходной шиной 9, шина 10тактовых импульсов соединена через инвертор 11 с С-входом третьего триггера 7 и с первым сигнальным входомкоммутатора 12, выполненного, например, в виде элемента 2-2 ИИЛИ, и непосредственно с вторым входом второго элемента 8 совпадения и вторымсигнальяым входом коммутатора 12, выход первого элемента 4 совпадения соединен с С-входом четвертого триггера 13, прямой выход которого соединенс первым управляющим входом коммутатора 12, инверсный выход - с вторым управляющим входом коммутатора 12,выход которого подключен к входу второго формирователя коротких импульсови с его 1)-входом.Устройство работает следующим образом. В исходном состоянии триггеры 1, 6 и 7 находятся в нулевом состоянии, триггер 13 - в произвольном (пусть в единичном) состоянии. По фронту импульса на шине 2 триггер 1 устанавливается в единичное состояние, а на выходе формирователя 3 формируется короткий импульс, Если этот импульс совпадает во времени с выходным импульсом формирователя 5, появление которого соответствует фронту импульса на шине 10, то на выходе элемента 4 появляется импульс, переключающий триггер 13 в нулевое состояние. Этот же импульс устанавливает последовательно триггеры 6 и 7 в единичное состояние, а триггер 1 - в нулевое. Единичный уровень с выхода триггераобеспечивает прохождение импульса с шины 10 на шину 9. Срезом импульса на шине 10 триггер 7 возвращается в исходное (нулевое) состояние, блокируя элемент 8. Каждое переключение триггера 13 обеспечивает разнесение во времени на половину периода (тактовых импульсов) импульсов на 0- и С-входах второго триггера 6, что определяет отсутствие сбоев в синхронизаторе.Формула изобретенияСинхронизатор импульсов, содержащий первый триггер, 0-вход которого соединен с шиной логической единицы, С-вход - с входной шиной, К-вход - с инверсным выходом второго триггера, П- и К-входы которого соединены с прямым выходом первого триггера, третий триггер, элемент совпадения, выходную шину и инвертор, вход которого соединен с шиной тактовых импульсов, о т л и ч а ю щ и й с я тем, что, с целью повышения стабильности работы, в него введены четвертый триггер, два формирователя коротких импульсов, коммутатор и второй элемент совпадения, выход которого соединен с выходной шиной, первый вход - с прямым выходом третьего триггера, 0-вход которого соединен с шиной логического нуля, Я-вход с инверсным выходом второго триггера, С-вход с выходом инвертора и с первым сигнальным входом коммутатора, второй сигнальный вход которого соединен с входом инвертора и с вторым входом второго элемента совпадения, первый управляющий вход - с прямым выходом четвертого триггера, второй управляющий вход - с инверсным выхсдом и с 0-входом четвертого триггера, С-вход которого соединен с выходом первого элемента совпадения, первый вход которого через первый формирова з 13471724тель коротких импульсов соединен с рого формирователя коротких импульсов, входной шиной, второй вход - с С-вхо- вход которого соединен с выходом комдом второго триггера и с выходом вто- мутатора.Составитель А,Соколов Редактор И.Шулла ТехредИ.Попович Корректор М.ДемчикЗаказ 5127/51 Тираж 899 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфической предприятие, г.Ужгород, ул.Проектная, 4

Смотреть

Заявка

3990245, 16.12.1985

ПРЕДПРИЯТИЕ ПЯ Г-4149

НИКУШКИН ИГОРЬ ВАСИЛЬЕВИЧ, ШАПИРО ВЛАДИМИР СВЕТЛАНОВИЧ

МПК / Метки

МПК: H03K 5/135

Метки: импульсов, синхронизатор

Опубликовано: 23.10.1987

Код ссылки

<a href="https://patents.su/3-1347172-sinkhronizator-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Синхронизатор импульсов</a>

Похожие патенты