Номер патента: 1338053

Автор: Греб

ZIP архив

Текст

113Изобретение относится к импульснойтехнике и может быть использовано ввычислительных устройствах в качестве полного комбинационного сумматора,Целью изобретения является увеличение надежности путем упрощения.На чертеже представлена принципиальная схема сумматора,Сумматор содержит первый 1, второй2 и третий 3 входы, шину 4 питания,выход 5 суммы, выход 6 переноса, первый промежуточный выход 7, третий 8и четвертый 9 транзисторы, соединенные эмиттерами с входами 1 и 2, коллекторами - с выходом 7 и через второй резистор 10 - с шиной питания 4,а базами - соответственно через восьмой 11 и седьмой 12 резисторы - свходами 2 и 1, вторая дополнительнаясхема соединена своим первым входомс выходом 7, вторым входом - стретьим входом 3 и выходом - с выходом 5 суммы, эмиттеры многоэмиттерного транзистора 13 подключены кпервому 1 и второму 2 входам, база -чере.з четвертый резистор 14 - к анодам первого 15 и второго 16 диодов,катоды которых соединены с выходами7 и 5 соответственно, а коллекторомс выходом 6 и через третий резистор17 - с шиной 4 питания, коллекторывторого 18 и первого 19 транзисторовсоединены с выходом 5 и через первыйрезистор 20 - с шиной 4, их эмиттеры - с катодами диодов 15 16, с выходом 7 и входом 3 и через пятый ишестой резисторы 21, 22 - с базамитранзисторов 19 и 18.Сумматор работает следующим образом,Гсли за единичный уровень взять высокий уровень коллекторного напряжения открытого транзистора, а за нулевой - низкий уровень коллектор- ного напряжения запертого транзистора, близкого к напряжению шины питания, то в зависимости от комбинации этих напряжений на входах 1-3 можно выделить восемь рабочих состояний сумматора, Первое состояние: на все три входа поданы нулевые уровни, на выходы 5 и 6 попадают нулевые уровни, так как все транзисторы находятся в запертом состоянии. Второе состояние: на первый вход 1 подан единичный уровень, на входы 2 и 3 - нулевой, транзистор 8 открыт и удерживается в открытом состоянии током 38053 2 смещения по пепи: вьсокий уровеньвхода 1, переход эмиттер - базатранзистора 8, резистор 11, низкий 5уровень входа 2, открыт транзистор18 и удерживается током смещения поцепи; высокий уровень коллектора открытого транзистора 8, переход эмиттер - база транзистора 18, резистор22, низкий уровень входа 3, остальные транзисторы находятся в запертомсостоянии, высокий единичный уровеньнапряжения с коллекторного переходаоткрытого транзистора 18 попадает на 15 выход 5, на выходе 6 - нулевой уровень. Третье состояние: на второйвход 2 подан единичный уровень, навходы 1 и 3 - нулевой, открыт транзистор 9 и удерживается током по цепи: высокий уровень входа 2, переходэмиттер - база транзистора 9, резистор 12, низкий уровень входа 1, открыт транзистор 18 и удерживается воткрытом состоянии током смещения 25 по вышеописанной цепи, с его коллектора единичный уровень попадает навход 5, остальные транзисторы находятся в запертом состоянии, на входе6 - нулевой уровень. Четвертое со"- тояние: на третий вход 3 подан единичный уровень, на входы 1 и 2 - нулевой, открыт транзистор 19 и удерживается в открытом состоянии токомпо цепи: высокий уровень входа 3, переход эмиттер - база транзистора 19,резистор 21, резистор 10; низкийуровень шины питания, единичный уровень с коллектора открытого транзистора 19 попадает на выход 5. Остальные транзисторы заперты, так как напряжения на их базах и эмнттерах равны и низки по уровню, на выходе 6нулевой уровень. Пятое состояние; напервый 1 и третий 3 входы подан единичный уровень, на вход 2 - нулевой, 45 открыт транзистор 8 током смещенияпо вышеописанной цепи, открыт транзистор 13 и удерживается в открытомсостоянии током смещения по цепи:высокий уровень напряжения входа 1, 50 переход первый эмиттер - база транзистора 13, резистор 14, диод 16, резистор 20, низкий уровень шины питания. Транзисторы 18 и 19 заперты,так как их эмиттеры и базы находятся на одном единичном уровне напряжений,транзистор 9 заперт высоким уровнемвхода 1, на выход 5 попадает нулевой уровень шины питания через резистор 20, на выход 6 - единичный уроСумматор, садержапьцй три входа,выход переноса, семь резисторов,четыре транзистора, мцагоэмиттерныйтранзистор, эмиттеры кстараго соответственно соединены с первым ивторым входами, коллекторы первогои второго транзисторов соедццецы свыходом суммы и через первый резистора. Составитель А,Янов Редактор А,Маковская Техред М.ХодацичКорректор СШекмарЗаказ 4 144/55 Тираж 901 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб д, 4/5Производственно-полиграфическое предприятие, г. Ужгород, ул, Прц ьтцая, 4 313380вень коллектора открытого транзистора 13, Шестое состояние; на второй 2и третий 3 входы поданы единичныеуровни, на вход 1 - нулевой уровеньоткрыт транзистор 9 током смещения5по вышеописанной цепи, открыт транзистор 13 током смещения по цепи:высокий уровень входа 2, переходвторой эмиттер - база транзистора 13,резистор 14, диод 16, резистор 20,низкий уровень шины питация; остальные транзисторы заперты, ца выходе5 - нулевой уровень, а на выходе 6единичньп, Седьмое состояние: ца первый 1 и второй 2 входы подан едцичныи уровень, на вход 3 - нулевой,открыт транзистор 13 током смещенияпо цепи: высокие уровни входов 1 и 2,переходы первый и второй эмиттеры -база транзистора 13, резистор 14,диод 15, резистор 10, низкий уровеньшины питания, остальные транзисторызаперты, на выходе 5 - нулевой уровень, а ца выходе 6 - единичный,5Восьмое состояние: на все три входа(1, 2 и 3) подацы единичные уровни напряжения, открыт транзистор 19током смещения по вышеописанной цепии транзистор 13 током смещения папоследней его описанной вьппе цепи,все остальные транзисторы находятсяв запертом состоянии, Иа выход 5 павпадает единичный уровень с коллектора открытого транзистора 19, а цавыход 6 - единичный уровень с коллек 35тора открытого транзистора 13,Таким образом, предлагаемое устройство обеспечивает выполнение функций полного сумматора. 53 Ф о р м у л а и з а б р е т е и и я тор подключены к шине питания, первые выводы второго и третьего резисторов соедиценгп с шиной питания, первый вывод четвертого резистора соединен с базой мцогоэмиттерцого транзистора, о т л и ч а ю щ и й с ятем, что, с целью увеличения надежности путем упрощения, в него введены резистор и два диода, ацоды которых соединены с вторым выводом четвертого резистора, а катоды - с эмиттером второго транзистора и первымвыходам, базы первого и второготрацзисторов соединены соответственно через пятый и шестой реэисторгп сэмиттерами соответственна второго и первого транзисторов, эмиттерытретьего и четвертага транзисторовсоединены с первым и вторым входамии соответственно через седьмой ивосьмой резисторы подключены к базамчетвертого и третьего транзисторов,коллекторы которых соединены с вторымвыводом второго резистора и эмиттером второго транзистора, эмиттер первого транзистора соединен с третьимвходом, коллектор многоэмиттерноготранзистора соединен с выходом переноса и вторым выводом третьего реэис

Смотреть

Заявка

4042572, 25.03.1986

В. А. Греб

ГРЕБ ВЛАДИМИР АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: H03K 19/08

Метки: сумматор

Опубликовано: 15.09.1987

Код ссылки

<a href="https://patents.su/3-1338053-summator.html" target="_blank" rel="follow" title="База патентов СССР">Сумматор</a>

Похожие патенты