Квадратурный перемножитель
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК 00505 6 С 7/22, С 06 Г Л 52 ИСАНИЕ ИЗОБРЕТЕНИЯ ТЕПЬСТВУ К АВТОРСКОМ ичеснина СССР.В.Па ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(71) Ленинградский электротехкий институт им.В.И.Ульянова(57) Изобретение относится к обработке сигналов и может быть использовано в технике связи. Цель изобретенияустранение погрешности квадратурности, Сущность заявляемого технического решения состоит в использованиианалого-цифрового преобразователя 1,постоянного запоминающего устройства2, мультиплексора 8, регистров 3, 4исумматоров 10, 11 пл модулю два,которые образуют два функциональноразличных канала, что устраняет указанные недостатки. 2 ил.лю двавенно.формула изобретения 130 О 5Изобретение относится к обработкесигналов и может быть использовано втехнике связи,Цель изобретения - устранение погрешкости квадратурности. 5На фиг. 1 представлена функциональная схема перемножителя; нафиг. 2 - временные диаграммы, поясняющие принцип его работы.Перемножитель содержит аналогоцифровой преобразователь 1, постоянное запоминающее устройство 2, регистры. 3 и 4, генератор 5 тактовыхимпульсов, генератор управляющихмпульсов содержащий двоичный сччик 6, реверсивный двоичный счетчик7, мультиплексер 8 и 0-триггер 9,сумматоры 10, 11 по модулю два, выполняющие функцию переключателейполярности. 20Квадратурный перемножитель имеетдва функционально различных канала:информационный и знаковый. Информационный канал выполнен ка перемножителе, работающем в мультиплексном25режиме. Перемножителем является ПЗУ,в котором хранятся результаты произведений для различных вариантов сомножителей, В качестве сомножителей выступают отсчеты сигнала с выходаАЦП и отсчеты четверти периода синусоидального опорного сигнала. Выборотсчетов синусоиды производится сигкалами с выходов реверсивного счетчика. Знаковый канал выполнен с использованием двух сумматоров по моцуВ качестве АЦП используется интегральная схема К 1107 ПВ 1, дополненная компаратором КМ 597 СА 2, формирующем знак входного сигнала.ПЗУ выполнено по схеме КР 556 РТ 5,двоичныи счетчик - К 155 ИЕ 5, реверсивный двоичный счетчик - К 155 ИЕ 7, 5регистры - К 155 ИР 1, сумматоры по модулю два типа К 155 ЛП 5. Мультиплексер выполнен на основе интегральныхсхем К 53 1 КП 11.Устройство работает следующим об 50разом,При включении триггер 9 устанавливается в единичное состояние, а.счетчики 6 и 7 и регистры 3 и 4 обнуляются. По положительному фронту тактового импульса отсчет входного сигнала из АЦП поступает на адресныевходы А- А, +ПЗУ, С прямых выходов реверсивного счетчика 7 через 05 2мультиплексер Я на адресные входы Ао А ПЗУ поступает п-разрядный код (2" - число отсчетов на четверть периода опорного синусоидального сигнала). Результат перемножения, определяемый значением установленных адресных разрядов, с выходов ПЗУ и сигнал с выхода сумматора 10 по модулю два записывается в регистр 3 сигналом Зап. 1. Во второй половине периода тактового импульса на входы А -А, ПЗУ через мультиплексер подается код с инверсных выходов реверсивного счетчика 7, Сигналом Зап.2 в регистр 4 записывается результат перемножения из ПЗУ и сигнал с выхода сумматора 11 по модулю два. В результате этих операций за один такт отсчет входного сигнала перемножается с двумя отсчетами опорного сигнала,сдвионутыми на 90 , что соответствует перемножению на отсчеты з 1 и и сов,лПосле 2 тактов сигнал со счетчика б измечяет направление счета реверсивного счетчика 7. Это приводит к тому, что обращение к ячейкам ПЗУ происходит в обратном порядке, т.е. как бы считывание отсчетов второй четверти периода опорного колебания и т,д,Формирование знака результата происходит следующим образом. После включения питания триггер 9 установлен в единичное состояние, а двоичный счетчик б обкулек, Прямой выход триггера и старший разряд счетчика определяют знаки соответственно синусного и косинусного опорных колебаний, Через 2" отсчетов положительным фронтом с выхода Я счетчика 6и+на выход триггера переписывается нулевое состояние с выхода Ц + указанного счетчика, Еще через 2" отсчетов на выходе 0+ счетчика 6 устанавливается "1", которая через последующие 2" отсчетов переписывается на выход триггера 9 и т,д. Знаки опорных колебаний суммируются по модулю два со знаком входного сигнала и записываются в каждом такте в регистры 3 и 4 сигналами Зап,1 и Зап,2 соответстКвадратурный перемножитель, содержащий генератор управляющих импульсов, генератор тактовых импульсов, два переключателя полярности, о т л и ч а ю щ и й с я тем, что,1300505 4ционными входами первого и второгорегистров, входы знаковых разрядовкоторых подключены к выходам соответствующих сумматоров по модулюдва, первые входы которых соединеныс выходом знака аналого-цифровогопреобразователя, вторые входы первого и второго сумматоров по модулюдва подключены соответственно к единичному выходу 0 в тригге и выходу(и+2)-го разряда двоичного счетчика,соединенного также с информационнымвходом О-триггера, тактовый входкоторого и управляющий вход реверсивного двоичного счетчика соединеныс выходом (и+ 1)-го разряда двоичногосчетчика, выход генератора тактовыхимпульсов подключен к тактовым входам аналого-цифрового преобразователя, двоичного счетчика, реверсивного двоичного счетчика и управляющимвходом мультиплексера. с целью устранения погрешности квадратурности, в него введены аналогоцифровой преобразователь, постоянное запоминающее устройство, два регистра, причем переключатели полярности выполнены на сумматорах по модулю два, а генератор управляющих импульсов содержит двоичный счетчик, реверсивный двоичный счетчик, мультиплексер и В-триггер, информационные 10 выходы аналого-цифрового преобразователя соединены с А-го по А к-й разрядами адресных входов постоянного запоминающего устройства, разряды с А -го по А -й адресных входов 15окоторого подключены к выходам мультиплексера, первый и второй информационные входы которого соединены соответственно с прямыми и инверсными выходами реверсивного двоичного счетчика, выходы постоянного запоминающего устройства соединены с информаЗйзЙВ дыюУ ЯЛ 7 РИгРДУ У йиаАЬЮР/71 ФРЮ Ю ЙЯ СЧРаЧВЮЮ Составитель Г.Левко Редактор М. Келемеш Техред М,ХоданичКорректор Т,Кол.Тираж б 73осударственного комитета Сам изобретений и открытийсква, Ж, Раушская наб.,Зак одписнР ИИПИ о д 5,4/ 113 Произв о нно-полиграфическое предприятие, г.ужгород роектн
СмотретьЗаявка
3981384, 21.11.1985
ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. УЛЬЯНОВА
ЛЕВКО ГЕННАДИЙ ВЛАДИМИРОВИЧ, ХОМЯКОВ ЮРИЙ НИКОЛАЕВИЧ, БУДИЛОВ ВИКТОР НИКОЛАЕВИЧ, САУШКИН ВЛАДИМИР АЛЕКСЕЕВИЧ
МПК / Метки
МПК: G06F 7/552, G06G 7/22
Метки: квадратурный, перемножитель
Опубликовано: 30.03.1987
Код ссылки
<a href="https://patents.su/3-1300505-kvadraturnyjj-peremnozhitel.html" target="_blank" rel="follow" title="База патентов СССР">Квадратурный перемножитель</a>
Предыдущий патент: Цифроаналоговый тангенсный преобразователь
Следующий патент: Устройство для логарифмирования отношения сигналов
Случайный патент: Способ лабораторного исследования образцов древесинб1 в процессе камерной сушки