Устройство для контроля дешифратора
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СООЗ СОВЕТСНИХСОЦИАЛИСТИЧ ЕСНИХ 12821 сп 19 ОО В 4 С О СССР ТНРЫТИЙЕННЫЙ НОМ ЗОБРЕТЕНИ ГОСУД АРС ПО ДЕЛАМ,шх ЕТЕНИ ОПИСАН ЬСТВ СКОМУ СВИ и(56) Селлерс Ф, Методы обнаружения ошибок в работе ЭЦВМ, - М.: Мир, 1972, Фиг. 4,15, с. 80.Авторское свидетельство СССР У 269507. кл. 6 06 Р 5102, 1969. (54) УСРОИСВО ДЛЯ КОНРОЛЯ ДЕ 1 ДИФРАТОРА(57) Изобретение относится к области вычислительной техники и может быть использовано при построении дешиФраторов с автономной скемой контро- ля, Целью изобретения является расширение области применения устройства. Устройство содержит группу ключевых диодов, амплитудный селектор, . два токозадающих резистора и ключевой диод. Катоды ключевого диода и всех ключевых диодов группы объединены, соединены с входом амплитудного селектора и через первый токозадающий резистор соединены с шиной отрицательного потенциала. Аноды всех Ключевых диодов группы через соответствующие токозадающие резисторы группы соединены с выходами контролируемого дешифратора. Анод ключевого диода через второй токозадающий резистор соединен с тактовым входом контролируемого дешифратора. Выход амплитудного селектора является выходом устройства, При исправном контролируемом дешифраторе на входе амплитудного селектора Формируется напряжение, определяемое делителем напряжения. Делитель образован первым токозадающим резистором ц одним из токозадающих резисторов группы, подключенным к выбранному входу дешифратора. В этом случае на выходе амплитудного селектора Формируется сигнал исправности. Неисправность дешиф- а ратора приводит либо к отсутствию выб-ф рннных ныходон контролируемого дешиш- Я ратора, либо к выборке нескольких выходов. В этих случаях изменяется величина напряжения на входе амплитудного селектора. На выходе селектора формируется сигнал неисправности. В интервалах между подачей отрицательных сигналов на тактовый вход контролируемого дешифратора напряжениеК.ф на входе амплитудного селектора уста- фф1 фрд навливается делителем напряжения, об-;Р"е разованным первым и вторым токозадаю-,еАФ щими резисторами. В этом случае амп- М литудный "електор также формирует сигнал исправности. 1 л:Изобретение относится к вычислительной технике и может быть использовано при построении дешифраторов с автономной схемой контроля.Целью изобретения является расширение области применения устройства.На чертеже изображена функциональная схема устройстваНа схеме обозначены контролируемый дешифратор 1 с тактовым входом 2, груп па 3 токозадающих резисторов, группа 4 ключевых диодов, первый токозадающий резистор 5, амплитудный селектор 6, второй .токозадающий резистор 7, ключевой диод 8 и выход 9 устройства.Устройство для контроля дешифратора работает следующим образом.В исходном состоянии, при отсутствии сигнала на тактовом входе 2 конт 20 ролируемого дешифратора 1, все выходы дешифратора не являются возбужденными и на них присутствует отрицательный потенциал, который запирает все ключевые диоды группы 4. На тактовом входе 2 контролируемого дешифратора 1 в это время нулевой потенциал. При этом ключевой диод 8 открыт и через токозадающие резисторы 5 и 7 течет ток. Уровень сигнала на входе амплитудного селектора 6 определяется в этом случае делителем напряжения, состоящим иэ токозадающих резисторов 5 и 7. В этом случае на выходе амплитудного селектора 6 формируется сигнал исправности.При подаче отрицательного сигнала на тактовый вход 2 контролируемого дешифратора 1 происходит опрос дешифратора 1 и при правильной работе на40 одном из его информационных выходов формируется нулевой сигнал.При этом закрывается ключевой диод 8 и прекращается ток через токозадающие резисторы 5 и 7. Одновременно открывается один из ключевых диодов45 группы 4, соединенный с выбранным ,информационным выходом контролируемого дешифратора 1, и ток начинает протекать через первый токозадающий резистор 5 и соответствующий токозадающий резистор группы 3, В этом случае уровень сигнала на входе амплитудного селектора 6 определяется делителем напряжения, состоящим из первого токозадающего резистора 5 и выбранного токозадающего резистора группы 3. Величины второго токозадающего резистора 7 и токозадающих резисторов группы 3 выбираются одинаковыми. Следо-вательно, и в этом случае на выходеамплитудного селектора 6 формируетсясигнал исправности,Если контролируемый дешифратор 1неисправен, то неисправность может привести либо к отсутствию нулевых сигналов на его выходах, либок появлению нулевых сигналов на нес-.кольких выходах.В случае, когда"отсутствуют нулевые сигналы на выходах контролируемого дешифратора 1, все ключевые диодыгруппы 4 и ключевой диод 8 закрыты,и уровень сигнала на входе амплитудного селектора 6 определяется отрицательным потенциалом, поступакнцим через первый токозадающий резистор 5.На выходе амплитудного селектора 6 вэто время формируется сигнал неисправ"ности.В случае, когда выбираются несколько выходов контролируемого дешифратора 1 (нулевые сигналы присутствуютна нескольких выходах), то открывается несколько ключевых диодов группы 4и ток протекает через первый токозадающий резистор 5 и несколько параллельно включенных токозадающих резисторов группы 3. При этом уровень сигнала на входе амплитудного селектора6 определяется делителем напряжения,состоящим из первого токоэадающего резистора 5 и нескольких йараллельносоединенных, токозадающих резисторовгруппы 3, Уровень сигнала ниже обычного ( по абсолютной величине) и навыходе амплитудного селектора 6 формируется сигнал неисправности.Формула изобретенияУстройство для контроля дешифратора, содержащее амплитудный селектор первый токозадающий резистор, группу токозадающих резисторов и группу ключевых диодов, причем аноды ключевых диодов группы через соответствующие токозадающие резисторы группы соединены с входами устройства для подключения к выходам контролируемого дешифратора, катоды всех ключевых диодов группы объединены и через первый токозадающий резистор соединены с шиной отрицательного потенциала устройст ва, катоды всех ключевых диодов группь 1 соединены с входом амплитудного селектора, выход которого является конт312821 рольным выходом устройства, о т л ича ю щ е е с я тем что, с целью расширения области применения, в него введены второй токозадающий резистор и ключевой диод, причем анод клю чевого диода через второй токозадаю 33 Составитель В.Гречнев Техред-В.Хадар, КорректоР, М.Макснмишинец едактор И колай Заказ 726 Подписноео комитета СССРи открытийкая наб., д. 4/5 Производственно-по еское предприятие, г. Укгород, ул, Проектная, 4/48 Тираа 67 ВНИИПИ Государственнопоеделам изобретений 35, Москва, Ж.-35, Раушс щий резистор соединен с тактовым входом устрбйства для подключения к тактовому входу контролируемого дешифратора, катод ключевого диода соединен с катодами ключевых диодов группы.
СмотретьЗаявка
3919152, 01.07.1985
ПРЕДПРИЯТИЕ ПЯ Г-4152
ВАРЛАМОВ РУДОЛЬФ АРКАДЬЕВИЧ, ЧИСТЯКОВ АНАТОЛИЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 11/30
Метки: дешифратора
Опубликовано: 07.01.1987
Код ссылки
<a href="https://patents.su/3-1282133-ustrojjstvo-dlya-kontrolya-deshifratora.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дешифратора</a>
Предыдущий патент: Узел для контроля интегральных микросхем
Следующий патент: Устройство для расширения системы оснований модулярного кода
Случайный патент: Уплотнение гребного вала