Система отсчета точного времени
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1278800
Авторы: Артемьева, Доценко, Моисейченков, Хохотва
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 1 (11 А д 1) 4 С 04 С 13/О ГОСУДАРСТ ПО ДЕЛАМ ТЕНИЯ Е Бюл. 11 47 нко, В.И.Мои Н.Н.Артемье 39.531.7 (08 е свидетельс С 04 С 11/О свидетельствС 04 С 13/ еиченк.8)во СССР1963СССР 19 ОТСЧЕТА ТОЧНОГО ННЫЙ НОМИТЕТ СССРОБРЕТЕНИЙ И ОТНРЫТИЙ ОПИСАНИЕ И АВТОРСКОМУ СВИДЕ(56) АвторскоМф 235636, кл.АвторскоеФ 1205125, кл 54) СИСТЕМАРЕМЕНИ57) Изобретение может применятьсяуправляющих цифровых вычислительи машинах при построении системочного времени. Цель изобретения повышение помехоустоичивости системы. Исключение потери временной информации достигается путем введения в устройство запоминающих устройств 9, , 9 , 10 , 10 . Пой фочередная запись по сигналам, поступающим иэ блока 3 управления, в запоминающие устройства 9, и 10, показаний датчика угла поворота ротора синхронного электродвигателя 5 и в запоминающие устройства 9 и 10 показаний вторичных часов 2 позволяет исключить потерю временной информации, если дестабилизирующие факторы начинают действовать в момент записи в соответствующие запоминаюшие устройства соответствующей информации. 1 ил.ления. Выход усилителя-преобразователя 4 соединен с обмоткой статора синхронного электродвигателя 5, выход датчика угла которого соединен с первым входом блока 11 коррекции (состоящего, например, из последовательно соединенных логической схемы НЕ, сумматора, логической схемы И) и входом первого коммутатора 7, Выход последнего подключен к входу. первого запоминающего устройства 91 (выполненного, например, на ферритовых сердечниках), а второй выход к входу третьего запоминающего устройства 9 . Выходы первого и третьего запоминающих устройств 9 и 9 со 2 единены с первым и вторым входами третьего коммутатора 12, выход которого соединен с вторым входом блока 11 коррекции, Выход вторичных часов 2 подключен к входу второго коммутатора 8, выход которого соединен с входом второго запоминающего устройства 10, , а второй выход - с входом четвертого запоминающего устройства 10 . Выходы второго и четвертого1 подключены к первому и второму входам четвертого коммутатора 13 соответственно. Выход последнего соединен с третьим входом блока 11 коррекции,выходом соединенного с входом коррекции вторичных часов 2. Первый выход блб ка 3 управления соединен с управля- . ющими входами всех коммутаторов 7, 8, 12 и 13, а второй выход - с управляющим входом блока 11 коррекции.Система отсчета точного времени работает следующим образом.Низкочастотные сигналы, несущие временную информацию и вырабатываемые первичными часами 1, поступают во вторичные часы 2, которые ведут реальный отсчет времени. Эти же сигналы поступают в блок 3 управления и на усилитель-преобразователь 4. Последний осуществляет питание синхронного электродвигателя 5 путем подачи сигнала в обмотку статора, при этом угловая скорость вращения ротора пропорциональна частоте сигналов, вырабатываемых первичными часами 1. Блок 3 управления от сигналов первичных часов 1 работает как вторичные часы е программным механизмом, обеспечивая поочередную запись в первое и третье запоминающие устройства 9и 9при помощи1278800Изобретение относится к вычисли-,тельной технике, может найти применение в управляющих цифровых вычислительных машинах при построениисистем точного времени и являетсяусовершенствованием системы по авт.св. Иц 1205125.Целью изобретения является повышение помехоустойчивости системы.Сущность изобретения закпючается 10в том, что исключение потери временной информации достигается путемвведения в систему двух запоминающих устройств, Поочередная записьпо сигналам, поступающим с блока 15управления, в первое и третье запоминающие устройства показаний датчика угла поворота ротора синхронногоэлектродвигателя и во второе и четвертое запоминающие устройства покаэаний вторичных часов позволяетисключить потерю временной информации, если дестабилизирующие факторы начинают действовать в моментзаписи в соответствующие запоминающие устройства соответствующей информации,На чертеже представлена функциональная схема предлагаемой системы,Система содержит первичные часы З 01, вторичные часы 2,блок 3 управленияусилитель-преобразователь 4, синхронный электродвигатель 5 с датчикомугла поворота ротора, блок 6 контроля, первый коммутатор 7, второй комму-З 5татор 8, первое запоминающее устройство 9, , третье запоминающее устройство 9 , второе запоминающее уст.ройство 10 , четвертое запоминающее устройство 10 , блок 11 коррекции, третий коммутатор 12 и четвертыйкоммутатор 13,Информационный выход первичных часов 1 (выполненных, например, в видегенератора высокочастотных временных 45сигналов и последовательно связанныхмежду собой делителей) соединен спервым входом блока 3 управления (выполненного, например, в виде релейного коммутатора) и с входами усилителя-преобразователя 4 ( на полупроводниковых элементах) и вторичных часов2 (в виде счетчика), а выход контроля - с входом блока 6 контроля (выполненного, например, в виде последа-вательно соединенных КС- цепочки инуль - органа), выход которого соединен с вторым входом блока 3 управ1278800 Составитель М.ХаустовТехред М.Ходанич Корректор Е.Рошко Редактор О.Юрковецкая Заказ 6836/45 Тираж 398 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, .Ж, Раушская наб., д. 4/5 Производственно-полиграфическое предприятие, г.ужгород, ул,Проектная,4 первого коммутатора 7 текущих показаний датчика угла поворота роторасинхронного электродвигателя 5, аво второе и четвертое запоминающиеустройства 10 и 10 при помощи1второго коммутатора 8 - показанийвторичных часов 2. Блок 3 управления обеспечивает также при помощитретьего и четвертого коммутаторов12 и 13 подачу в блок 11 коррекции 10содержимого тех запоминающих устройств, в которые в момент действиядестабилизирующих факторов не записывалась информация.При сбое в первичных часах в момент действия дестабилизирующихфакторов, например при пропаданиипитания, блок 6 контроля выдает сигнал в блок 3 управления, который прекращает поочередную запись в соответствующие запоминающие устройствасоответствующей информации. Пустьсбой происходит в момент записи информации в первое и второе запоминающие устройства 9 и 1 О, , При восстановлении первичных часов 1, т.е,при восстановлении питания, блок 6контроля вьщает сигнал в блок 3 управления, который, в свою очередь,выдает сигнал в блок 11 коррекции. 30По сигналу с блока 3 управления блок11 коррекции формирует сигнал коррекции, который подается на вторичныечасы 2. Сигнал коррекции представляет собой алгебраическую сумму содер-. Эжимого третьего и четвертого запоминающих устройств 9 и 10 и показания датчика угла поворота роторасинхронного электродвигателя 5, т.е.к 1 ог 9 5 40где С - сигнал коррекции,С - содержимое четвертого запооминающего устройства 10на момент сбоя первичныхчасов 1,45 содержимое третьего запоминающего устройства 9 намомент сбоя первичных часов 1,- показания датчика угла по 5ворота ротора синхронногоэлектродвигателя на моментвосстановления первичныхчасов.Очевидно, что ( С - 1 ) пропорционально промежутку времени между за писью временной информации в третье и четвертое запоминающие устройства 9 и 1 О и восстановлением первич 2ных часов 1, поскольку приращение угла поворота ротора синхронного электродвигателя 5 пропорционально промежутку времени, за который это приращение происходит. Формула изобретения Система отсчета точного времени по авт, св. У 1205125, о т л и ч а ю ш а я с я тем, что, с целью повышения помехоустойчивости системы, в нее введены третье и четвертое запоминающие устройства, третий и четвер тый коммутаторы, причем третий коммутатор включен между выходом первого запоминающего устройства и вторым входом блока коррекции, а четвертый коммутатор - между выходом второго запоминающего устройства и третьим входом блока коррекции, второй выход первого коммутатора через третье запоминающее устройство соединен с вторым входом третьего коммутатора, а второй выход второго коммутатора через четвертое запоминающее устройство подключен к второму входу четвертого коммутатора, при этом управляющие входы третьего и четвертого коммутаторов соединены с выходом блока управления.
СмотретьЗаявка
3917316, 11.05.1985
ПРЕДПРИЯТИЕ ПЯ А-7160
ДОЦЕНКО ВАЛЕНТИН НИКИТОВИЧ, МОИСЕЙЧЕНКОВ ВИКТОР ИВАНОВИЧ, ХОХОТВА АЛЕКСАНДР ИВАНОВИЧ, АРТЕМЬЕВА НАТАЛЬЯ НИКОЛАЕВНА
МПК / Метки
МПК: G04C 13/00
Метки: времени, отсчета, точного
Опубликовано: 23.12.1986
Код ссылки
<a href="https://patents.su/3-1278800-sistema-otscheta-tochnogo-vremeni.html" target="_blank" rel="follow" title="База патентов СССР">Система отсчета точного времени</a>
Предыдущий патент: Способ проявления фотополимерной печатной формы на основе ацетосукцинатцеллюлозы
Следующий патент: Электронные часы с устройством коррекции
Случайный патент: Способ сварки изделий током высокой частоты