Адаптивный дельта-модулятор

Номер патента: 1246379

Авторы: Варкан, Глауберман, Макаркин

ZIP архив

Текст

ОЮЗ СОВЕТСКИХОЦИАЛИСТИЧЕСНИРЕСПУБЛИК 19 3/ 4 Н ПИСАНИЕ ИЗОБРЕТЕНИЯ Н АВТОРСКОМУ С ТЕЛЬСТ пр 78 УЛЯТОРк автомает бытьредачи инОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТ(57) Изобретение относитсятике и технике связи и можиспользовано в системах пе формации. Применение изобретения вцифровых системах передачи информации позволит повысить надежностьфункционирования. Адаптивный дельтамодулятор содержит компаратор 1,0-триггер 2, реверсивный счетчик 5,управляемые ключи 6, резистивнуюматрицу 7 и интегратор 8. Введениеполусумматора 3 и счетчика 4 задержки позволяет менять величину шагаквантования при многократном подтверждении необходимости такого измененияболее простыми средствами по сравнению с известными, а следовательно,повысить надежность. 1 ил.Изобретение отпосится к автоматике и технике связи и может бытьприменено в цифровых системах передачи информации.Цель изобретения - повышение надежности функционирования.На чертеже приведена функциональная схема предлагаемого устройства.Лдаптивный дельта-модулятор содержит компаратор 1, Р-триггер 2, полусумматор 3, счетчик 4 задержки, реверсивный счетчик 5, управляемые ключи б, резистивную матрицу 7 иинтегратор 8, Первый вход компаратора 1 является входом 9 устройства, второй вход подключен к выходу интегратора8, а выход соединен с информационным входом Р-триггера 2 и первым входом полусумматора 3. Выход Р-триггера 2 подключен к входу резистивной матрицы 7 и второму входу полусумматора 3 и является выходом 10 устройства.,Выход полусумматора 3 соединен с входом установки в ноль счетчика 4 задержки, выход которого подключен к его же запрещающему входу и к управляющему входу реверсивного счетчика 5.Счетные входы счетчиков 4 и 5 и вход тактирования Р-триггера 2 объединены и подключены к тактовому вхаду 11 устройства. Выходы реверсивного счетчика 5 соединены с управляющими входами управляемых ключей 6, входыкоторых подключены к соответствующимвыходам резистивной матрицы 7, а выходы всех ключей 6 объединены и подключены к входу интегратора 8.Выходом счетчика 4 задержки можетбыть выход одного из его разрядов,либо нескольких разрядов, объединенных логическим элементом И. Реверсивный счетчик 5 выполнен с обратными связями, предотвращающими его пере" полнение в обе стороны (больше 11 и меньше ООО). Разрядность реверсивного счетчика 5 определяет число различных шагов квантования, а разрядность счетчика 4 задержки - кади- честно анализируемых импульсов, пауз или их чередований. Реэистивная матрица 7 содержит набор резисторов,сопротивления которых отличаются друг от друга и подобраны так, чтобы абеслечить монотонное изменение постоянной времени интегратора 8 при однонаправленной работе реверсивного счетчика 5 (например па закону геометрической профессии).30 навливают заранее в зависимости от 35 40 45 Дельта-модулятор работает следующим образом.На. первый вход компаратора 1 с входа 2 поступает входной аналоговый сигнал, одновременно на второй вход, к которому подключен интегратор 8, поступает аппроксимирующее напряжение, определяемое тем, какие из ключей 6 коммутируют выводы резистивной матрицы 7. Сигнал ошибки, возникающий при сравнении входного аналогового сигнала и аппроксимирующего напряжения, квантуется по уровню компаратором 1 и поступает на первый вход полусумматора 3 и на информационный вход Р-триггера 2. С выхода Р-триггера 2 информация поступает на второй вход полусумматора 3, где происходит логическое сложение по четности информации, образуемой на выходекомпаратора 1, с задержанной на тактинформацией с Э-триггера 2.В случае одинакового значенияинформационных сигналов (нарастаниеили убывание входного аналоговогосигнала) полусумматор 3 выдает сигнал разрешения счета в счетчик 4 задержки. Длительность счета (время задержки) счетчика 4 задержки устацелевого назначения дельта- модулятора. По достижении счетчиком 4 задержки установленного значения он блокируется по запрещающему входу и с его выхода поступает сигнал разрешения счета на управляющий вход реверсивного счетчика 5. Па этому сигналу происходит увеличение числа, записанного в реверсивном счетчике 5. Изменение числа в реверсйвном счетчике 5 приводит к изменению положения ключей 6, а следовательно, и суммарного значения сопротивления резистивной матрицы 7, т.е. изменение пас" тоянной времени интегратора 8,В результате происходит приращение аппроксимирующего напряжения с соответствующей амплитудой и полярностью. В случае последовательности информационных символов разного значения(атсутствие изменения входного анада говага сигнала), на выходе полусумма- тара 3 сформирован сигнал с логической единицы, абнуляющий счетчик 4 задержки, При этом в реверсивном счетчике 5 происходит уменьшение записанного числового кода, а следаваСоставитель О.РевинскийТехред В,Кадар Корректор М.Максимишинец Редактор Г.Волкова Заказ 4022/5 б Тираж 816 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытийПроизводственно"полиграфическое предприятие, г.ужгород, ул,Проектная, 4 3 12463 тельно, и уменьшение величины приращения аппроксимирующего напряжения.Такам образом, изменение числового кода в реверсивном счетчике 5, а следовательно, и величины шага квантования происходит не в зависимости от случайного выброса, а только после многократного подтверждения необходимости увеличения (уменьшения) существующего значения приращения. 1 О формула из.обретения Адаптивный дельта-модулятор, содержащий компаратор, первый вход которого является входом устройства, Э-триггер, реверсивный счетчик, управляемые ключи, резистивную матрицу и интегратор, выход которого подключен к второму входу компаратора, выход которого соединен с информационным входом Э-триггера, вход тактирования которого объединен со счетным входом реверсивного счетчика и подключен к тактовому входу устройства,прямой выход Э-триггера является выходом устройства, о т л и ч а ющ и й с я тем, что, с целью повышения надежности функционирования, внего введены полусумматор и счетчикзадержки, счетный вход которого объединен с входом тактирования Э-триггера, информационный вход которогообъединен с первым входом полусумматора, второй вход которого объединенс входом резистивной матрицы и подключен к выходу Э-триггера,. выходполусумматора соединен с входом установки в "О" счетчика задержки, вы;.ход которого подключен к его же запрещающему входу и к управляющемувходу реверсивного счетчика, выходыкоторого соединены с управляющимивходами управляемых ключей, входыкоторого подключены к .соответствую,щим выходам резистивной матрицы, авыходы объединены и подключены к вхощу интегратора,

Смотреть

Заявка

3807053, 01.11.1984

ПРЕДПРИЯТИЕ ПЯ Р-6344

ВАРКАН ПЕТР ИОВОВИЧ, ГЛАУБЕРМАН ИСИДОР НАТАНОВИЧ, МАКАРКИН СЕРГЕЙ АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: H03M 3/02

Метки: адаптивный, дельта-модулятор

Опубликовано: 23.07.1986

Код ссылки

<a href="https://patents.su/3-1246379-adaptivnyjj-delta-modulyator.html" target="_blank" rel="follow" title="База патентов СССР">Адаптивный дельта-модулятор</a>

Похожие патенты