Устройство задержки
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1205279
Авторы: Бакалинский, Бичуков, Хлонь
Текст
(56) АвторскоеУ 519855, кл, Н05.06;1972. юл. У 2 инский,Бичуков ство С идетел3 К 5 ЙСТВО ЗАДЕРЖ 54) УСТ 57) Изо нои техни к авт, св пользован бильных ин туре авто рительной овышение ременных ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ОПИСАНИ К АВТОРСКОМУ етение, относится к импульсе, являет ся дополнит ельным У 519855.и может быть исдля формирования высокоста тервалов времени в аппараатики, телемеханики, иэметехнике. Цель изобретения - стабильности формируемых интервалов путем компенсации дестабилизирующего влияния внутреннего сопротивления триггера (ТГ) .Устройство содержит ТГ 1, установочный вход которого является запускающим входом устройства, времязадающуюкС"цепь 2, состоящую из резистора 3и конденсатора 4, делитель напряжения5, состоящий из резисторов 6 и 7. Квыходам времязадающей КС-цепи 2 иделителя напряжения 5 подключены входы компаратора напряжений 8, выходкоторого соединен с входом сбросаТГ 1. Времязадающая ВС-цепь 2 и делитель 5 включены между входами ХГ 1.Новым техническим решением, обеспечивающим достижение поставленной цели, в данном устройстве является подключение параллельно времязадающейКС-цепи 2, цепи 9 из резистора О идиода 11, анод которого соединен синверсным выходом ТГ 1, 1 ил.1205279 логическая "1", и начинается рабочийцикл устройства.Напряжение между выходами триггера 1, к которым подключена КС-цепь2, по знаку противоположно начальному напряжению конденсатора 4, и последний перезаряжается,Напряжение на выходе КС-цепи 2,сжимаемое с конденсатора 4, в течение рабочего цикла меньше напряженияна выходе делителя напряжения 5,снимаемого с резистора 7, При этомкомпаратор 8 сохраняет свое исходное состояние,Последовательная цепь 9, состоящая иэ элементов 10 и 11, триггер1 не нагружает, так как диод 11 закрыт,Когда напряжение на выходе КС-цепи 2 станет равным напряжению на выходе делителя напряжения 5, компаратор 8 изменит исходное состояние напротивоположное. При этом на его вьгходе и вхоце сброса триггера 1 уста 25 новится логическая "1", которая установит триггер 1 в исходное состояние. На этом заканчивается рабочийцикл и начинается цикл восстановленияустройства,ЗО . При цикле восстановления последовательная цепь 9 из элементов 10 и11 опять нагружает триггер 1, таккак диод 11 открыт, Цикл восстановления закончится, когда напряжение на конденсаторе 4 станет равнымначальному напряжению.Величина сопротивления К резистора 10, обеспечивающая компенсацию ,дестабилизирующего влияния внутреннего сопротивлениятриггера 1 на времязадающее сопротивление К, определяется изформулы; Изобретение относится к импульсЪной технике, может быть использованодля формирования высокостабильныхинтервалов времени в аппаратуре автоматики, телемеханики, измерительной техники и является дополнительнымк авт, св, Р 519855.Целью изобретения является повышение Стабильности формируемых временных интервалов за счет компенса Оции дестабилизирующего влияния внутреннего сопротивления триггера,На чертеже изображена электрическая схема устройства задержки,Устройство содержит триггер 1, 1 Бустановочный вход которого являетсязапускающим входом устройства, времязадающую КС-цепь 2, состоящую из .резистора Э и конденсатора 4, и де-.лительнапряжения 5, состоящий, например, из резисторов 6 и 7,Устройство работает следующим образом,В исходном состоянии на прямом иинверсном выходах триггера 1 установлены логический "0"и логическая "1"40соответственно,Напряжение на выходе КС-цепи 2,снимаемое с резистора 3, равно нулю,так как конденсатор 4 заряжен донапряжения между выходами триггера 1,Напряжение на выходе делителя45напряжения 5, снимаемое с резистора6, определяется значениями сопротивлений резисторов 6 и 7,Поэтому напряжение на неинвертирующем входе компаратора 8 меньшенапряжения на его инвертирующем входе и на выходе компаратора 8 и входесброса триггера 1 установлен логичес.кий О.При поступлении на установочныйвход, триггера 1 импульса положительной,полярности (логической "1") наего прямом выходе устанавливается г",1г где Яг В. К2 К выходам времязадающей КС-цепи 2и делителя напряжения 5 подключенывходы компаратора напряжений 8,выход которого соединен с входомсброса триггера 1, а КС-цеь 2 и делитель напряжения 5 включены междувыходами триггера 1, .Параллельно времязадающей ВС-цепи2 подключена последовательная цепь9 иэ резистора 10 и диода 11, причеманод диода соединен с инверснымвыходом триггера,напряжение между выходами триггера 1 при отключеннрй цепи 9;прямое напряжение на диоде 11; величина сопротивления резистора 3коэффициент передачи делителя напряжения 5;величина сопротивления резистора 6;величина сопротивлнид лдзистора 7.Заказ 8539/58 Тираж 871 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/5 Филиал ППП "Патент", г, Ужгород, ул, Проектная, 4 з 12052Формула изобретения Устройство задержки по авт. св, В 519855, о т л и ч а ю щ е е с я тем, что, с целью повышения стабильности формируемых интервалов времени,79 4параллельно времязадающей КС-цепиподключена цепь из соединенных последовательно резистора и диода,причем анод диода соединенс инверсным выходом триггера,
СмотретьЗаявка
3784503, 30.08.1984
ПРЕДПРИЯТИЕ ПЯ Р-6292
БАКАЛИНСКИЙ ВИКТОР ПЛАТОНОВИЧ, БИЧУКОВ ВАСИЛИЙ ДЕМЬЯНОВИЧ, ХЛОНЬ АНАТОЛИЙ ГРИГОРЬЕВИЧ
МПК / Метки
МПК: H03K 5/13
Метки: задержки
Опубликовано: 15.01.1986
Код ссылки
<a href="https://patents.su/3-1205279-ustrojjstvo-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Устройство задержки</a>
Предыдущий патент: Устройство для формирования синхронизированных импульсов
Следующий патент: Устройство для синхронизации импульсов
Случайный патент: Установка для сборки и сварки труб